仅对英特尔可见 — GUID: sam1403477534995
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403477534995
Ixiasoft
5.4.1.2. 参考电压I/O标准
为了适应电压参考I/O标准:
- Cyclone V I/O bank包含专用VREF管脚。
- 每个bank仅可有单个VCCIO电压电平和单个参考电压(VREF)电平。
如果VCCIO和VREF的电平相同,I/O bank特有的单端或差分标准可支持各种参考电压标准。
出于性能上的考虑,参考电压输入标准使用其自身的VCCPD电平作为电源。该特性使您可以将参考电压输入信号放在2.5 V或是更低VCCIO的I/O bank中。例如,可以将HSTL-15输入管脚放置在一个2.5 V VCCIO的I/O bank中。然而,使能RT OCT的参考电压输入需要I/O bank的VCCIO与输入标准的电压相匹配。当VCCIO为2.5 V时,HSTL-15 I/O标准不支持RT OCT。
参考电压双向和输出信号必须与I/O bank的VCCIO电压相同。例如,您仅能将SSTL-2输出管脚放置在2.5 V VCCIO的I/O bank中。