Cyclone V器件手册: 第一卷:器件接口和集成

ID 683375
日期 7/24/2020
Public
文档目录

5.11.3. Cyclone® V器件中的真LVDS缓冲器

Cyclone® V器件系列支持所有I/O bank中的LVDS:

  • 行和列I/O支持RD OCT真LVDS输入缓冲器和真LVDS输出缓冲器。
  • Cyclone® V器件对驱动SERDES的小数分频PLL提供单端I/O参考时钟支持。
注: 真LVDS输出不能是三态。

下表列出 Cyclone® V器件支持的真LVDS缓冲器的数量,具体条件如下:

  • LVDS通道计数不包括专用时钟管脚。
  • 每个I/O子bank最多可支持两个独立ALTLVDS接口。例如,可将两个ALTLVDS接口放置于两个不同PLL驱动的bank 8A中,条件是LVDS通道不交叉存取。
表 60.   Cyclone® V E器件中支持的LVDS通道
系列编号 封装 TX RX
A2和A4 256-pin FineLine BGA 顶部 8 8
左侧 4 4
右侧 8 8
底部 12 12
324-pin Ultra FineLine BGA 顶部 12 12
左侧 8 8
右侧 8 8
底部 16 16
383-pin Micro FineLine BGA 顶部 15 19
左侧 12 12
右侧 7 8
底部 16 20
484-pin Ultra FineLine BGA 顶部 20 20
左侧 4 4
右侧 8 8
底部 24 24
484-pin FineLine BGA 顶部 20 20
左侧 4 4
右侧 8 8
底部 24 24
A5 383-pin Micro FineLine BGA 顶部 15 19
右侧 7 8
底部 16 21
484-pin Ultra FineLine BGA 顶部 20 20
右侧 12 12
底部 24 24
484-pin FineLine BGA 顶部 28 28
右侧 8 8
底部 24 24
A7 484-pin Micro FineLine BGA 顶部 20 20
右侧 16 16
底部 24 24
484-pin Ultra FineLine BGA 顶部 20 20
右侧 16 16
底部 24 24
484-pin FineLine BGA 顶部 28 28
右侧 8 8
底部 24 24
672-pin FineLine BGA 顶部 28 28
右侧 24 24
底部 32 32
896-pin FineLine BGA 顶部 40 40
右侧 40 40
底部 40 40
A9 484-Pin Ultra FineLine BGA 顶部 20 20
右侧 16 16
底部 24 24
484-pin FineLine BGA 顶部 24 24
右侧 8 8
底部 24 24
672-pin FineLine BGA 顶部 28 28
右侧 24 24
底部 32 32
896-pin FineLine BGA 顶部 40 40
右侧 40 40
底部 40 40
表 61.   Cyclone® V GX器件中支持的LVDS通道
系列编号 封装 TX RX
C3 324-pin Ultra FineLine BGA 顶部 12 12
右侧 8 8
底部 16 16
484-pin Ultra FineLine BGA 顶部 20 20
右侧 8 8
底部 24 24
484-pin FineLine BGA 顶部 20 20
右侧 8 8
底部 24 24
C4 301-pin Micro FineLine BGA 顶部 6 15
右侧 7 8
底部 8 20
383-pin Micro FineLine BGA 顶部 15 19
右侧 7 8
底部 16 21
484-pin Ultra FineLine BGA 顶部 20 20
右侧 12 12
底部 24 24
484-pin FineLine BGA 顶部 28 28
右侧 8 8
底部 24 24
672-pin FineLine BGA 顶部 28 28
右侧 24 24
底部 32 32
C5 301-pin Micro FineLine BGA 顶部 6 15
右侧 7 8
底部 8 20
383-pin Micro FineLine BGA 顶部 15 19
右侧 7 8
底部 16 21
484-pin Ultra FineLine BGA 顶部 20 20
右侧 12 12
底部 24 24
484-pin FineLine BGA 顶部 28 28
右侧 8 8
底部 24 24
672-pin FineLine BGA 顶部 28 28
右侧 24 24
底部 32 32
C7 484-pin Micro FineLine BGA 顶部 20 20
右侧 16 16
底部 24 24
484-pin Ultra FineLine BGA 顶部 20 20
右侧 16 16
底部 24 24
484-pin FineLine BGA 顶部 28 28
右侧 8 8
底部 24 24
672-pin FineLine BGA 顶部 28 28
右侧 24 24
底部 32 32
896-pin FineLine BGA 顶部 40 40
右侧 40 40
底部 40 40
C9 484-pin Ultra FineLine BGA 顶部 20 20
右侧 16 16
底部 24 24
484-pin FineLine BGA 顶部 24 24
右侧 8 8
底部 24 24
672-pin FineLine BGA 顶部 28 28
右侧 24 24
底部 32 32
896-pin FineLine BGA 顶部 40 40
右侧 40 40
底部 40 40
1152-pin FineLine BGA 顶部 48 48
右侧 44 44
底部 48 48
表 62.   Cyclone® V GT器件中支持的LVDS通道
系列编号 封装 TX RX
D5 301-pin Micro FineLine BGA 顶部 6 15
右侧 7 8
底部 8 20
383-pin Micro FineLine BGA 顶部 15 19
右侧 7 8
底部 16 21
484-pin Ultra FineLine BGA 顶部 20 20
右侧 12 12
底部 24 24
484-pin FineLine BGA 顶部 28 28
右侧 8 8
底部 24 24
672-pin FineLine BGA 顶部 28 28
右侧 24 24
底部 32 32
D7 484-pin Micro FineLine BGA 顶部 20 20
右侧 16 16
底部 24 24
484-pin Ultra FineLine BGA 顶部 20 20
右侧 16 16
底部 24 24
484-pin FineLine BGA 顶部 28 28
右侧 8 8
底部 24 24
672-pin FineLine BGA 顶部 28 28
右侧 24 24
底部 32 32
896-pin FineLine BGA 顶部 40 40
右侧 40 40
底部 40 40
D9 484-pin Ultra FineLine BGA 顶部 20 20
右侧 16 16
底部 24 24
484-pin FineLine BGA 顶部 24 24
右侧 8 8
底部 24 24
672-pin FineLine BGA 顶部 28 28
右侧 24 24
底部 32 32
896-pin FineLine BGA 顶部 40 40
右侧 40 40
底部 40 40
1152-pin FineLine BGA 顶部 48 48
右侧 44 44
底部 48 48
表 63.   Cyclone® V SE器件中支持的LVDS通道
系列编号 封装 TX RX
A2和A4 484-pin Ultra FineLine BGA 顶部 1 2
右侧 4 4
底部 10 12
672-pin Ultra FineLine BGA 顶部 1 2
右侧 5 6
底部 26 29
A5和A6 484-pin Ultra FineLine BGA 顶部 1 2
右侧 4 4
底部 10 12
672-pin Ultra FineLine BGA 顶部 1 2
右侧 5 6
底部 26 29
896-pin FineLine BGA 顶部 20 20
右侧 12 12
底部 40 40
表 64.   Cyclone® V SX器件中支持的LVDS通道
系列编号 封装 TX RX
C2和C4 672-pin Ultra FineLine BGA 顶部 1 2
右侧 5 6
底部 26 29
C5和C6 672-pin Ultra FineLine BGA 顶部 1 2
右侧 5 6
底部 26 29
896-pin FineLine BGA 顶部 20 20
右侧 12 12
底部 40 40
表 65.   Cyclone® V ST器件中支持的LVDS通道
系列编号 封装 TX RX
D5和D6 896-pin FineLine BGA 顶部 20 20
右侧 12 12
底部 40 40