Cyclone V器件手册: 第一卷:器件接口和集成

ID 683375
日期 7/24/2020
Public
文档目录

6.6. Cyclone® V器件中的外部存储器接口修订历史

日期 版本 修订内容
2015年3月 2015.03.31
  • 删除了所有"初步"标记。
  • 在Cyclone GX器件表格“每侧DQ/DQS组数量”中,更新了301管脚MBGA封装的C4和C5器件的值。
  • 在Cyclone V GX器件表格“每侧DQ/DQS组数量”中,更新了672管脚FBGA封装x16器件C4和C5器件中右侧DQ/DQS组的数量。
  • 在Cyclone V GT器件表格“每侧DQ/DQS组数量”中,更新了301管脚 Micro FineLine BGA封装的D5的值。
  • 在Cyclone V GT器件表格“每侧DQ/DQS组数量”中,更新了672管脚FBGA封装x16器件D5器件中右侧DQ/DQS组的数量。
2015年1月 2015.01.23
  • 在“指南:使用DQ/DQS管脚”中添加了 Cyclone® V SE器件,以说明所有带有SoC的 Cyclone® V器件中,DQ/DQS管脚不可用作用户I/O。
2014年6月 2014.06.30
  • Cyclone® V器件概述添加了链接,以便了解有关支持硬核存储器控制器的器件功能选项的更多信息。
2014年1月 2014.01.10
  • 添加了 Cyclone® V SE DLL参考时钟输入信息。
  • 添加了 Cyclone® V SE DQ/DQS组列表。
  • 添加了 Cyclone® V SE DQS管脚和DLL图示。
  • 添加了 Cyclone® V SE PHYCLK网络图示。
  • 更新了 Cyclone® V E、GX和GT系列M383封装中DQ/DQS的数量。
  • 在显示 Cyclone® V GX C5硬核存储器控制器绑定的图示中,删除了有关底部硬核存储器控制器限制的内容。
  • 添加有关 Cyclone® V SE硬核存储器控制器接口宽度的信息。
  • 更新了 Cyclone® V SE、SX和ST的HPS硬核存储控制器宽度。
  • ALTDQ_DQS2宏功能用户指南添加相关信息链接,以获得使用延链的更多信息。
  • 将所有“SoC FPGA”更改为“SoC”。
  • External Memory Spec Estimator工具添加链接,连接到“外部存储器接口性能”话题。
  • 更新了使用DQ/DQS管脚的主题,以指明仅特定DQ管脚还可以用作RZQ管脚。
  • 更新了DQS延迟链主题。从中删除了有关使用UniPHY IP中的delayctrlin[6..0]信号输入您格雷码7比特设置。不建议将该模式用于UniPHY控制器。
  • 更新了有关硬核存储器控制器绑定支持的主题,以指明仅通过一个端口配置的硬核存储器控制器支持绑定。
2013年5月 2013.05.06
  • 将全部链接移到各个主题的“相关信息”部分中,以便于参考。
  • 添加了知识库中发布的已知文档的链接。
  • 对支持的存储器接口标准添加支持的最小操作频率。
  • 添加了封装并且更新了 Cyclone® V E、GX、GT和SX器件的DQ/DQS组。
  • 添加了每种Cyclone V E、GX和GT器件中的MPFE指令、写数据和读数据端口数量。
  • 添加有关 Cyclone® V E A9、GX C9和GT D9器件F484封装中可用硬核存储器控制器管脚分配的注释。
  • 将M386封装更新为M383。
  • 在罗列 Cyclone® V E硬核存储器控制器宽度的表格中,将 Cyclone® V E A5器件中的F672封装删除。
  • 在罗列 Cyclone® V Gx硬核存储器控制宽度的表格中,为 Cyclone® V GX C9器件添加了U484封装。
  • 更新了 Cyclone® V E、GX、SX和ST的硬核存储器控制器宽度。
  • 删除了3.3/3.0 V配置条件下,对使用 Cyclone® V GX C5器件底部硬核存储器控制器的限制。
  • 添加注释阐明DQS相移电路图显示了所有可能的连接以及每个封装信息中含有的器件管脚说明文件。
2012年12月 2012.11.28
  • 重新组织内容并更新了模板。
  • 添加了一个列表,列出支持使用硬核存储器控制器和软核存储器控制器的外部存储器接口标准。
  • 添加了外部存储器接口和HPS外部存储器接口的性能信息。
  • 将每个器件系列中的DQ/DQS组列表分成单独的主题,便于参阅。
  • 更新了Cyclone V E、GX、GT、SX和ST器件系列的DQ/DQS数量和器件封装。
  • 将PHYCLK网络管脚布局指南移到外部存储器接口手册中的规划管脚和FPGA资源章节。
  • 将"设计考量"部分中的信息移到相关的主题中。
  • 删除了“DDR2 SDRAM接口”和“DDR3 SDRAM DIMM”部分。有关信息,请参阅外部存储器接口手册的相关部分。
  • 添加了I/O和DQS配置块主题。
  • 将术语"多端口逻辑"更新为"多端口前端" (MPFE)。
  • 添加了关于Cyclone V E、GX、GT、SX和ST器件系列的硬核存储器控制器接口宽度的信息。
2012年6月 2.0

针对Quartus II软件版本12.0发布进行的更新:

  • 重组章节。
  • 更新了“设计考量”, “DQS后同步码电路”和“IOE寄存器”部分。
  • 添加了SoC器件信息。
  • 添加了图 6-5、图 6-10和图 6-21。
2012年2月 1.2
  • 更新了图6-20。
  • 少量文本编辑。
2011年11月 1.1
  • 更新了表6-2。
  • 添加了图 6-2。
2011年10月 1.0

首次发布。