Cyclone V器件手册: 第一卷:器件接口和集成

ID 683375
日期 7/24/2020
Public
文档目录

3.7. Cyclone® V器件中的精度可调DSP模块修订历史

日期 版本 修订内容
2015年12月 2015.12.21 Quartus II更改为Quartus Prime
2015年6月 2015.06.12
  • 更新了脉动FIR滤波器等效电路图示
2015年1月 2015.01.23
  • 更新了 Cyclone® V器件表格中 Cyclone® V GX C3器件乘法器的数量。
    • 精度可调DSP块:从51更新到57。
    • 9 x 9乘法器:从153更新到171。
    • 18 x 18乘法器:从102更新到114。
    • 27 x 27乘法器:从51更新到57。
    • 18 x 18乘法器加器模式:从51更新到57。
    • 通过36比特输入的18 x 18乘法器加法器求和:从51更新到57。
2014年7月 2014.07.22 将输入寄存器bank和脉动寄存器恢复到模块体系结构中。
2014年6月 2014.06.30 将支持的宏功能从ALTMULT_ADD和ALTMULT _ACCUM更新为ALTERA_MULT_ADD。
2014年1月 2014.01.10
  • Cyclone® V SE A4的更新了精度可调DSP模块,27 x 27乘法器,18 x 18乘法器加法器模式和通过36 bit输入的18 x 18乘法器加法器求和从58更正为84。
  • Cyclone® V SE A4的18 x 18乘法器从116更正为168。
  • Cyclone® V SE A4的9 x 9乘法器从174更正为252。
2013年5月 2013.05.06
  • 添加了知识库中发布的已知文档的链接。
  • 将全部链接移到各个主题的“相关信息”部分中,以便于参考。
  • 更新了 Cyclone® V SX器件系列精度可调DSP模块和乘法器数。
2012年12月 2012.12.28
  • 添加了 Cyclone® V器件的资源。
  • 更新了操作模式中 Cyclone® V器件的设计考量。
  • 更新了图3-10,将37改成38。
  • 更新了图3-11,将37改成38,并将Result[36..0]改成Result [37..0]。
2012年6月 2.0

针对Quartus II软件v12.0发布进行的更新:

  • 重新组织章节。
  • 添加了“设计考量”, “加法器”和“双倍累加寄存器”部分。
  • 更新了图3–1和图3-13。
  • 添加了表3-3。
  • 更新了“脉动寄存器”和“脉动FIR模式”部分。
  • 添加了公式 3–2。
  • 添加了图 3-12。
2011年5月 1.0 首次发布。