仅对英特尔可见 — GUID: sam1403478748365
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403478748365
Ixiasoft
7.3.5. 初始化
初始化时钟源来自内部振荡器,CLKUSR管脚或DCLK管脚。默认情况下,内部振荡器为初始化处理的时钟源。如果使用内部振荡器,则会为 Cyclone® V器件提供足够的时钟周期,以便进行正确初始化。
注: 器件初始化期间,如果使用可选的CLKUSR管脚作为初始化时钟源并且拉低nCONFIG管脚来重启配置,就可确保CLKUSR或DCLK管脚继续翻转直到nSTATUS管脚变低然后再变高。
CLKUSR管脚为同步多器件初始化或延迟初始化提供灵活性。初始化期间,对CLKUSR管脚提供一个时钟不会影响配置。 CONF_DONE 管脚变成高电平,CLKUSR或DCLK管脚在tCD2CU 指定的时间后使能。经过这段时间后, Cyclone® V器件需要Tinit 指定的最小时钟周期数来正确初始化并进入tCD2UMC 参数指定的用户模式。
相关信息