仅对英特尔可见 — GUID: sam1403476024877
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403476024877
Ixiasoft
1. Cyclone® V器件中的逻辑阵列块与自适应逻辑模块
所作的更新针对于: |
---|
本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考英文版本以获取最新信息。 |
本章节介绍 Cyclone® V内核逻辑架构中逻辑阵列块(LAB)的功能特性。
LAB是由称为自适应逻辑块(ALM)的基本构建模块组成,通过配置这些模块,能够实现逻辑功能、算术功能以及寄存器功能。
可以将 Cyclone® V器件中四分之一 的LAB用作存储器LAB (MLAB)。
Intel® Quartus® Prime软件和其他支持的第三方综合工具,与参数化功能(例如:参数化模块(LPM)库)一起,自动为常用功能(例如:计数器、加法器、减法器和算术功能) 选择相应的模式。
本章包含以下部分:
- LAB
- ALM操作模式
本页面上的信息是否对您有用?
反馈消息
剩余字符数: