仅对英特尔可见 — GUID: sam1403478358447
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403478358447
Ixiasoft
5.14.2.1. 差分位命名约定
下表列出18个差分通道的差分位元名称的约定。MSB和LSB位置随着系统中使用的通道数量而递增。
接收器通道数据数量 | 内部8-Bit并行数据 | |
---|---|---|
MSB位置 | LSB位置 | |
1 | 7 | 0 |
2 | 15 | 8 |
3 | 23 | 16 |
4 | 31 | 24 |
5 | 39 | 32 |
6 | 47 | 40 |
7 | 55 | 48 |
8 | 63 | 56 |
9 | 71 | 64 |
10 | 79 | 72 |
11 | 87 | 80 |
12 | 95 | 88 |
13 | 103 | 96 |
14 | 111 | 104 |
15 | 119 | 112 |
16 | 127 | 120 |
17 | 135 | 128 |
18 | 143 | 136 |