仅对英特尔可见 — GUID: sam1403480566693
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403480566693
Ixiasoft
3.3. 资源
系列 | 成员编号 | 精度可调 DSP 块 |
独立输入和输出 乘法操作符 |
18 x 18 乘法器加法器模式 |
18 x 18 与36 bit 输入 相加的乘法加法器 |
||
---|---|---|---|---|---|---|---|
9 x 9 乘法器 |
18 x 18 乘法器 |
27 x 27 乘法器 |
|||||
Cyclone V E | A2 | 25 | 75 | 50 | 25 | 25 | 25 |
A4 | 66 | 198 | 132 | 66 | 66 | 66 | |
A5 | 150 | 450 | 300 | 150 | 150 | 150 | |
A7 | 156 | 468 | 312 | 156 | 156 | 156 | |
A9 | 342 | 1,026 | 684 | 342 | 342 | 342 | |
Cyclone V GX | C3 | 57 | 171 | 114 | 57 | 57 | 57 |
C4 | 70 | 210 | 140 | 70 | 70 | 70 | |
C5 | 150 | 450 | 300 | 150 | 150 | 150 | |
C7 | 156 | 468 | 312 | 156 | 156 | 156 | |
C9 | 342 | 1,026 | 684 | 342 | 342 | 342 | |
Cyclone V GT | D5 | 150 | 450 | 300 | 150 | 150 | 150 |
D7 | 156 | 468 | 312 | 156 | 156 | 156 | |
D9 | 342 | 1,026 | 684 | 342 | 342 | 342 | |
Cyclone V SE | A2 | 36 | 108 | 72 | 36 | 36 | 36 |
A4 | 84 | 252 | 168 | 84 | 84 | 84 | |
A5 | 87 | 261 | 174 | 87 | 87 | 87 | |
A6 | 112 | 336 | 224 | 112 | 112 | 112 | |
Cyclone V SX | C2 | 36 | 108 | 72 | 36 | 36 | 36 |
C4 | 84 | 252 | 168 | 84 | 84 | 84 | |
C5 | 87 | 261 | 174 | 87 | 87 | 87 | |
C6 | 112 | 336 | 224 | 112 | 112 | 112 | |
Cyclone V ST | D5 | 87 | 261 | 174 | 87 | 87 | 87 |
D6 | 112 | 336 | 224 | 112 | 112 | 112 |