仅对英特尔可见 — GUID: sam1403478387326
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403478387326
Ixiasoft
6.3. Cyclone® V器件中的存储器接口管脚支持
在 Cyclone® V器件中,每个I/O bank中的存储器接口电路不支持收发器。器件对差分读数据选通和时钟操作提供差分输入缓冲器。
存储器时钟管脚由双倍数据速率输入/输出(DDRIO)寄存器生成。