Cyclone V器件手册: 第一卷:器件接口和集成

ID 683375
日期 7/24/2020
Public
文档目录

4.3. Cyclone® V器件中的时钟网络和PLL修订历史

文档版本 修订内容
2019.05.15 更正了 Cyclone® V GX C3器件的PLL位置。
2019.04.26
  • 将信号名称从clkswitch更正为extswitch
  • 更新了时钟切换部分中有关手动覆盖的自动切换的描述说明。
  • 更新了手动时钟切换部分有关extswitch信号的说明。
日期 版本 修订内容
2017年12月 2017.12.15
  • 更新了 Cyclone® V GX C3器件的PLL位置结构图。
2016年12月 2016.12.09 对小数分频PLL高级框图中的专用refclk管脚添加了注释。
2015年12月 2015.12.21 Quartus II更改为Quartus Prime
2015年6月 2015.06.12
  • 更新了 Cyclone® V SE,SX和ST器件结构框图中的RCLK网络。文中提到RCLK网络在 Cyclone® V SE A5和A6器件, Cyclone® V ST D5和D6器件和 Cyclone® V SX C5和C6器件的象限2中不可用。
  • Cyclone® V E A7器件, Cyclone® V GX C7器件和 Cyclone® V GT D7器件的PLL位置结构图中添加了对FRACTIONALPLL_X0_Y32CLK管脚连接。
2014年1月 2014.01.10
  • 删除了时钟资源,GCLK和RCLK网络的时钟输入管脚连接和PLL功能表的“初步”(Preliminary)标记。
  • 更新了时钟资源表格。
  • 更新了 Cyclone® V E,GX和GT器件中GCLK,RCLK和PCLK网络的结构框图。
  • 更新了 Cyclone® V SE,SX和ST器件中GCLK,RCLK和PCLK网络的结构框图。
  • Cyclone® V SE,ST和SX器件的GCLK和RCLK表格中专用时钟输入管脚连接添加了注释。
  • 更新如下PLL位置结构图:
    • Cyclone® V GX C3器件
    • Cyclone® V E A7器件, Cyclone® V GX C7器件,和 Cyclone® V GT D7器件
  • 添加了如下PLL位置结构图:
    • Cyclone® V SE A2和A4器件,和 Cyclone® V SX C2和C4器件
    • Cyclone® V SE A5和A6器件, Cyclone® V SX C5和C6器件,和 Cyclone® V ST D5和D6器件
  • 添加了关于PLL移植指南。
  • 将VCO后缩放计数器,K更新为VCO后分频器。
  • 添加了关于PLL级联的信息。
  • 更新了有关外部时钟输出支持的信息。
  • 添加了有关可编程相移的信息。
  • 更新了自动时钟切换模式要求。
2013年5月 2013.05.06
  • 添加了知识库中发布的已知文档的链接。
  • 更新了每象限中每个脊柱时钟的层次时钟网络中的PCLK时钟源。
  • 在时钟网络源部分中添加了PCLK网络。
  • 更新了时钟网络源部分中的专用时钟输入管脚。
  • 对位于strip(条形区域)中的PLL添加了描述。
  • 添加了关于PLL物理计数器的信息
  • 在小数分频PLL体系结构图中添加了专用refclk输入端口和连接。
  • 更新了EFB模式的PLL支持。
  • 更新了PLL输出端口的缩放因子。
  • 更新了小数分频模式中PLL的小数分频值。
  • 将全部链接移到各个主题的“相关信息”部分中,以便于参考。
  • 重组内容。
2012年12月 2012.12.28
  • 添加了注释以表明示图是硅晶片的顶视图。
  • 删除了DPA支持。
  • 更新了时钟资源表格。
  • 更新了GCLK, RCLK和PCLK网络的结构图。
  • 更新了每象限中时钟源的结构图。
  • 更新了 Cyclone® V SoC器件支持的双局域时钟域。
  • 重构并更新了到GCLK和RCLK网络中时钟输入管脚连接的表格。
  • 添加了 Cyclone® V SoC器件中GCLK和RCLK网络的时钟输入管脚连接的表格。
  • 更新了PCLK控制块结构图。
  • 更新了关于时钟断电的信息。
  • 添加了PLL物理计数器定向图。
  • 更新了PLL位置图。
  • 更新了小数分频PLL高级结构图。
  • 删除了关于pfdenaPLL控制信号的信息。
  • 删除了关于Quartus II软件中PLL补偿约束的信息。
  • 更新了小数分频模式中PLL的小数分频值。
  • 重新组织内容并更新了模板。
2012年6月 2.0
  • 调整章节。
  • 更新了图4-4、图4-6、图4-7、图4-11、图4-13、图4-15、图4-16、图4-17、图4-19和图4-20。
  • 更新了表4–2、表4-3和表4-5。
  • 添加了“时钟域”, “时钟网络源”, “时钟输出连接”, “时钟使能信号”, “PLL控制信号”, “时钟倍频与分频”,“可编程占空比”, “时钟切换”和“PLL重配置和动态相移”章节。
2012年2月 1.1 更新了表4-2。
2011年10月 1.0 首次发布。