Cyclone V器件手册: 第一卷:器件接口和集成

ID 683375
日期 7/24/2020
Public
文档目录

5.15. Cyclone® V器件中的I/O特性修订历史

文档版本 修订内容
2019.03.19 更正了 Cyclone® V GX C5和C7器件F672封装中I/O banks 5B和6A的I/O管脚数量。
日期 版本 修订内容
2018年3月 2018.03.02 更新了Cyclone V器件中动态OCT主题的注释。
2017年12月 2017.12.15
  • 在支持的可编程IOE功能和设置总结中,将Differential Output Voltage的值从2改为1。
  • PLL和时钟主题添加注释,以说明LVDS中不支持扩展频谱输入时钟。
  • Cyclone V器件片上I/O匹配主题添加了注释,说明列I/O不支持带有HPS I/O校准的OCT。
  • 按照最新品牌标准进行了更新。
2016年6月 2016.06.10
  • 阐明Non-Voltage-Referenced I/O标准中引用的的实例支持2.5 V3.0 V3.3 V输入。
2015年12月 2015.12.21
  • 在支持的可编程IOE功能和设置总结表中添加了分配名称和支持的I/O标准。
  • Cyclone® V GT和ST器件的封装计划表添加了说明。
  • Quartus II更改为Quartus Prime
2015年6月 2015.06.12
  • 更新了指南针中的图示:使用LVDS差分通道。
  • 更新了 Cyclone® V器件PLL 驱动距离的限制。
2015年3月 2015.03.31
  • 对仿LVDS,RSDS或Mini-LVDS I/O标准匹配添加了RS (120 Ω)和RP (170 Ω) 值。
  • Updated the I/O pin count of 更新了 Cyclone® V SE A5和A6器件U672封装中bank 5B (从0到7)和8A (从13到6)的I/O管脚数量。
2015年1月 2015.01.23
  • 在建议通过DDR3外部存储器接口将动态OCT用于多个I/O标准的注释中,更正了不完整的截断句。
  • 从Cyclone V器件中有校准的RS OCT和Cyclone V器件中有校准的RT OCT表格中删除了待定硅晶特性的RS和RT OCT值的脚注。
  • 更新了指南:对Group中所有I/O Bank使用相同Vccpd,以阐明某些Cyclone V器件不共享bank 7A和8A的相同Vccpd。
  • 更新了所有Cyclone V器件中高速差分I/O位置的映像,以显示每个角落仅一个小数分频PLL。
  • 在支持OCT方案的Cyclone V器件表格中添加了mini LVDS和RSDS I/O标准以进行RD匹配。
  • 阐明专用配置管脚,时钟管脚和JTAG管脚不支持可编程上拉电阻器,但这些管脚有固定的内部上拉电阻器值。
  • 将开漏输出,总线保持电路和上拉电阻器部分移至Cyclone V器件的可编程IOE功能中。
  • 更新了开漏输出部分,添加了在Assignment Editor中使能开漏输出的步骤。
  • 更新了外部PLL接口信号相位关系时序图以放映outclk2的正确相移和频率。
2014年6月 2014.06.30
  • 更新了I/O纵向移植图以显示 Cyclone® V SE和SX器件之间的移植力。
  • 添加了脚注来说明“MultiVolt I/O支持”表格中列出的一些电压电平是用于表明多个单端I/O标准与某些VCCIO电压不兼容。
  • 更正了 Cyclone® V C4器件F672封装中I/O banks 5B和6A的I/O管脚数量。
  • 对速度超过200 MHz的通用高速信号添加了管脚布局指南。
  • 添加了阐明可编程输出摆率可用于单端和仿LVDS I/O标准的信息。
2014年1月 2014.01.10
  • 添加了对3.0 V LVTTL/3.0 V LVCMOS和2.5 V LVCMOS I/O标准的3.3 V VCCIO输入。
  • 在罗列“MultiVolt I/O支持”的表格中添加了2.5 V VCCIO的 3.3 V输入信号。
  • 在发送时钟的主题中,更新了数字相关的时钟相位设置的申明。
  • 更新了几个主题中的声明,以阐明每个模块化I/O bank可以支持使用相同电压的多个I/O标准。
  • 更新了指南主题,以阐明同一VCCPD组中的I/O bank使用相同的VCCPD,从而提高清晰度。
  • 在显示IOE结构的图示中添加了可选的PCI钳位二极管。
  • 将所有“SoC FPGA”更改为“SoC”。
  • 从“HPS I/O支持的I/O标准”列表中删除了SSTL-125。
  • SSTL-15SSTL-135SSTL-125HSUL-12、Differential SSTL-15、Differential SSTL-135、Differential SSTL-125和Differential HSUL-12添加到未校准RS OCT的输出匹配设置列表中。
  • 从“无专用参考时钟管脚的I/O bank参考时钟管脚”列表中删除了 Cyclone® V SE A2和A4,以及 Cyclone® V SX C2和C4中的I/O banks 5A和5B。这些器件没有I/O bank 5B。
  • 从“ Cyclone® V GX C4器件模块化I/O bank”列表中删除了M301和M383封装。
  • Cyclone® V GX C4器件M301和M383封装添加了真LVDS缓冲器的数量。
  • 添加了一个有关外部PLL接口信号相位关系的图示。
  • 阐明如果VCCPD2.5 V,则仅可使用RD OCT
  • 删除了所有的"初步"标记。
  • 添加了Knowledge Base文章的链接,该文章阐述了纵向移植(插入式兼容性)的内容。
  • 阐明"内部PLL选项"是指ALTLVDS宏功能中的选项。
  • 更新了伪LVDS缓冲器的内容以阐明可以使用未使用的真LVDS输入通道(替代"缓冲器"))作为伪LVDS输出缓冲器。
2013年6月 2013.06.21

更新了数据重对齐时序图示以更正位滑动后的数据码型。

2013年6月 2013.06.17
  • 在罗列“MultiVolt I/O支持”的表格中删除了2.5 V VCCIO的3.3 V输入信号。
  • 添加了有关LVDS I/O限制和差分焊盘布局规则的内容。
  • 更新了以下封装中每bank的初步I/O数量:
    • Cyclone® V GX C5和GT D5器件的M301封装。
    • Cyclone® V GX C3器件的U324封装。
    • Cyclone® V E A5、GX C5和GT D5器件的M383封装。
    • Cyclone® V E A7、GX C7和GT D7器件的M484封装。
    • Cyclone® V E A9、GX C9和GT D9器件的U484封装。
    • Cyclone® V GX C9和GT D9器件的F1152封装。
  • 更新了 Cyclone® V E、GX和GT器件M301和M383封装中初步LVDS通道的数量。
  • Cyclone® V SE、SX和ST器件添加了初步LVDS通道数量。
  • 更新了LVDS输入RD OCT的内容,从中移除了将VCCIO设置成2.5 V的要求。RD OCT现在只要求VCCPD为2.5 V。
  • 更新了LVPECL匹配的内容以便更加清晰易懂。
2013年5月 2013.05.06
  • 将全部主题中的所有链接移到相关信息(Related Information)部分,便于参阅。
  • 添加了知识库中发布的已知文档的链接。
  • 将M386封装更新为M383。
  • 更新了 Cyclone® V E器件M383封装计划。
  • 更新了 Cyclone® V GX器件M301封装的GPIO数量。
  • 更新了 Cyclone® V SE、SX和ST器件的HPS I/O数量。
  • 更新了”I/O纵向移植“表格。
  • 更正了”MultiVolt I/O接口“主题中的注释。
  • 更新了3.3 V LVTTL可编程电流强度的值,添加了16 mA电流强度。
  • 删除了有关时钟树网络不能跨越不同I/O区域的声明。
  • 删除了rx_syncclock端口的参考内容,因为 Cyclone® V器件中无此端口。
  • 将Bank 1A添加到 Cyclone® V E器件I/O bank位置的图示中,现在 Cyclone® V E A2和A4器件中可以使用了。
  • 将M383和M484封装添加到“ Cyclone® V E器件模块化I/O bank”列表中,并对 Cyclone® V E A9器件添加了U484封装。
  • 将U324、M301、M383和M484添加到“ Cyclone® V GX器件模块化I/O bank”表格中,并对 Cyclone® V GX C9器件添加了U484封装。
  • 将M301、M383和M484添加到“ Cyclone® V GT器件模块化I/O bank”中,并对 Cyclone® V GT D9器件添加了U484封装。
  • 添加注释以阐明“ Cyclone® V SE、SX和ST器件模块化I/O bank”表格中HPS行和列I/O的数量。
  • 更改高速差分I/O位置结构图中收发器模块的颜色,以便更清晰。
  • 修复了“使用共享OCT校准模块校准多个I/O bank”实例的结构图。
  • 添加伪LVDS缓冲器的主题。
  • 编辑有关真LVDS缓冲器的主题。
  • 更新了列出 Cyclone® V器件LVDS通道数量的表格:
    • Cyclone® V GX C3器件中删除了F256封装。
    • Cyclone® V GX C4和C5,以及 Cyclone® V GT D5器件中删除了F324封装。
    • Cyclone® V GX C3器件的封装从F324改为U324。
    • Cyclone® V GX C4和C5器件分离到不同的行。
    • Cyclone® V E A5中删除了F672封装。
    • Cyclone® V GX C5和 Cyclone® V GT D5器件添加了M301封装。
    • Cyclone® V E A2、A4和A4、 Cyclone® V GX C5和 Cyclone® V GT D5器件添加了M383封装。
    • Cyclone® V E A7、 Cyclone® V GX C7和 Cyclone® V GT D7器件添加了M484封装。
    • Cyclone® V E A9、 Cyclone® V GX C9和 Cyclone® V GT D9器件添加了U484封装。
    • Cyclone® V GX C9和 Cyclone® V GT D9 器件添加了F484封装。
  • 更新了数据重对齐时序图以便更加清晰。
  • 更新了接收器数据重对齐翻转图以便更清晰。
2012年12月 2012.12.28
  • 重新组织内容并更新了模板。
  • 添加了每个封装的I/O资源以及I/O纵向移植部分,便于参阅。
  • 添加了使用Quartus II软件验证管脚移植兼容性的步骤。
  • 更新了“I/O标准支持”表格,添加了HPS I/O信息。
  • 添加了“LVDS应用中参考时钟管脚限制”的主题。
  • 更新了使用LVDS差分通道的管脚布局指南。
  • 添加了有关使用外部PLL模式的指南。
  • 重新排列I/O bank组表格,便于参阅。
  • 移除暗示VREF管脚可用作普通I/O的声明。
  • 更新了3.3 V LVTTL可编程电流强度值。
  • 重新构建I/O缓冲器和寄存器主题中的信息,以便更加清晰和快速参阅。
  • 在“可编程IOE特性”的主题中添加了HPS信息。
  • 重新排列“片上I/O匹配”表格,以便更加清晰和基于主题参阅。
  • 更新了 Cyclone® V GX、SX和ST器件中的高速差分I/O位置结构图。
  • 删除了仅顶端和底部bank中有LVDS SERDES的声明。
  • 删除了LVDS直接环回模式的主题。
  • 更新了Cyclone V E、GX和GT器件中真LVDS缓冲器的数量。
  • 添加了RSKM方程、说明和高速时序结构图。
2012年6月 2.0

针对Quartus II软件版本12.0的发布进行的更新:

  • 重组章节。
  • 添加了“设计考量”、“VCCIO限制”、“LVDS通道”、“模块化I/O Bank”和“OCT校准模块”小节。
  • 更新了图5-3、图5-4、图5-5、图5-6和图5-27。
  • 更新了表5-1、表5-8和表5-10。
  • 更新了图5–22,添加了带有外部单电阻的仿LVDS。
2012年2月 1.2
  • 更新了表5–1、表5-2、表5-8和表5-10。
  • 更新了第5–8页中的“I/O Bank”。
  • 少量文本编辑。
2011年11月 1.1
  • 更新了表5-2。
  • 更新了图5-3和图5-4。
  • 更新了“多个I/O Bank中共享OCT标准模块”、“高速差分I/O接口”以及“小数分频PLL和Cyclone V时钟”小节。
2011年10月 1.0 首次发布。