仅对英特尔可见 — GUID: sam1403477191462
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403477191462
Ixiasoft
4.2. Cyclone® V PLL
PLL对器件时钟管理、外部系统时钟管理以及高速I/O接口提供强健的时钟管理与综合。
Cyclone® V器件系列包含小数分频PLL,它能用作小数分频PLL或者整数PLL。 Cyclone® V器件中的输出计数器专用于支持整数或小数频率综合的每个小数分频PLL。
Cyclone® V器件最多提供 8个较大密度的小数分频PLL。
本章节内容
Cyclone V器件中的PLL物理计数器
Cyclone V器件中的PLL位置
PLL移植指南
小数分频PLL体系结构
PLL级联
PLL外部时钟I/O管脚
PLL控制信号
时钟反馈模式
时钟乘法和除法
可编程相移
可编程占空比
时钟切换
PLL重配置和动态相移
5 所提供的输入时钟抖动在输入抖动容限规范内。输入时钟的调制频率低于Fitter报告中指定的PLL带宽。