仅对英特尔可见 — GUID: sam1403479927071
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403479927071
Ixiasoft
6.5.3. 绑定支持
注: 只有配置一个端口的硬核存储器控制器支持绑定。如果单个硬核存储器控制器中有多于1个端口,请勿使用绑定配置。
可绑定2个硬核存储器控制器以支持更宽的数据宽度。
如果您绑定两个硬核存储器控制器,则控制器输出到用户逻辑的数据都同步的。但是控制器输出到存储器的数据并不同步。
绑定控制器不同步,并且通过2个分离的地址总线和2个独立的命令总线保持独立。这些总线需要单独校准。
如果需要对绑定接口的ECC支持,则必须在硬核存储控制器的外部实现ECC逻辑。
注: 使用绑定功能的存储器接口具有较高的平均延迟。通过内核逻辑架构的绑定也将会导致较高延迟。
图 141. Cyclone V E A7、A5和A9器件,Cyclone V GX C4、C5、C7和C9器件和Cyclone V GT D5、D7和D9器件中的硬核存储控制器绑定支持。该图显示通过内核逻辑架构的两个反方向硬核存储器控制器的绑定。
图 142. Cyclone V SX C2、C4、C5和C6器件,以及Cyclone V ST D5和D6器件中的硬核存储器控制器该图显示SoC器件中的硬核存储控制器。其中无绑定支持。