仅对英特尔可见 — GUID: sam1403477421916
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403477421916
Ixiasoft
4.2.8.6. 外部反馈模式
EFB模式中,M计数器(fbout)的输出反馈到PLL fbin输入(使用电路板上的走线),成为反馈环路的一部分。
其中一个两用外部时钟输出会成为本模式下的fbin输入管脚。外部反馈输入管脚fbin与时钟输入管脚对齐。对齐这些时钟能够消除器件之间的时钟延迟和偏斜。
使用EFB模式时,输入时钟、反馈输入和输出时钟上必须使用相同的I/O标准。
仅角落的小数分频PLL上支持此模式。对于 Cyclone® V E A2和A4器件以及 Cyclone® V GX C3器件,仅左侧角落的小数分频PLL上支持EFB模式。
图 65. Cyclone® V器件中的EFB模式
图 66. EFB模式下PLL时钟之间相位关系实例
相关信息