Cyclone V器件手册: 第一卷:器件接口和集成

ID 683375
日期 7/24/2020
Public
文档目录

5.1. Cyclone® V器件中每个封装的I/O资源

以下各个 Cyclone® V器件系列中的封装规划表列出了每个封装中可用的最大I/O资源。

表 26.   Cyclone® V E器件的封装规划
系列编号

M383

M484

U324

F256

U484

F484

F672

F896

GPIO GPIO GPIO GPIO GPIO GPIO GPIO GPIO
A2 223 176 128 224 224
A4 223 176 128 224 224
A5 175 224 240
A7 240 240 240 336 480
A9 240 224 336 480
表 27.   Cyclone® V GX器件的封装规划
系列编号

M301

M383

M484

U324

U484

GPIO XCVR GPIO XCVR GPIO XCVR GPIO XCVR GPIO XCVR
C3 144 3 208 3
C4 129 4 175 6 224 6
C5 129 4 175 6 224 6
C7 240 3 240 6
C9 240 5
系列编号

F484

F672

F896

F1152

GPIO XCVR GPIO XCVR GPIO XCVR GPIO XCVR
C3 208 3
C4 240 6 336 6
C5 240 6 336 6
C7 240 6 336 9 480 9
C9 224 6 336 9 480 12 560 12
表 28.   Cyclone® V GT器件的封装规划显示的是≤5 Gbps 收发器的收发器计数。6 Gbps收发器通道计数支持取决于封装和通道的用法。对于6 Gbps收发器通道计数,请参阅 Cyclone® V器件手册第2卷:收发器
系列编号

M301

M383

M484

U484

GPIO XCVR GPIO XCVR GPIO XCVR GPIO XCVR
D5 129 4 175 6 224 6
D7 240 3 240 6
D9 240 5
系列编号

F484

F672

F896

F1152

GPIO XCVR GPIO XCVR GPIO XCVR GPIO XCVR
D5 240 6 336 6
D7 240 6 336 9 480 9
D9 224 6 336 9 480 12 560 12
表 29.   Cyclone V SE器件的封装规划HPS I/O计数是HPS中I/O的数量,但与FPGA中的HPS特定I/O管脚数不相关。FPGA中的每个HPS特定管脚可能映射到多个HPS I/O
系列编号

U484

U672

F896

FPGA GPIO HPS I/O FPGA GPIO HPS I/O FPGA GPIO HPS I/O
A2 66 151 145 181
A4 66 151 145 181
A5 66 151 145 181 288 181
A6 66 151 145 181 288 181
表 30.   Cyclone V SX器件的封装规划HPS I/O计数是HPS中I/O的数量,但与FPGA中的HPS特定I/O管脚数不相关。FPGA中的每个HPS特定管脚可能映射到多个HPS I/O
系列编号

U672

F896

FPGA GPIO HPS I/O XCVR FPGA GPIO HPS I/O XCVR
C2 145 181 6
C4 145 181 6
C5 145 181 6 288 181 9
C6 145 181 6 288 181 9
表 31.   Cyclone® V ST器件的封装规划
  • HPS I/O计数是HPS中I/O的数量,与FPGA中的HPS特定I/O管脚数不相关。FPGA中的每个HPS特定管脚可能映射到多个HPS I/O
  • 显示的是≤5 Gbps收发器的收发器计数。6 Gbps收发器通道计数支持取决于封装和通道的用法。对于6 Gbps收发器通道计数,请参阅 Cyclone® V器件手册第2卷:收发器
系列编号

F896

FPGA GPIO HPS I/O XCVR
D5 288 181 9
D6 288 181 9

要了解每种器件系列的详细信息,请参阅器件概述。