仅对英特尔可见 — GUID: sam1403478775404
Ixiasoft
5.1. Cyclone® V器件中每个封装的I/O资源
5.2. Cyclone® V器件的I/O纵向移植
5.3. Cyclone® V器件中的I/O标准支持
5.4. Cyclone® V器件的I/O设计指南
5.5. Cyclone® V器件中I/O Bank的位置
5.6. Cyclone® V器件中的I/O Bank组
5.7. Cyclone® V器件中的I/O单元结构
5.8. Cyclone® V器件中的可编程IOE特性
5.9. Cyclone® V器件中的片上I/O匹配
5.10. Cyclone® V器件的外部I/O匹配
5.11. 专用高速电路
5.12. Cyclone® V器件中的差分发送器
5.13. Cyclone® V器件中的差分接收器
5.14. 源同步时序预算
5.15. Cyclone® V器件中的I/O特性修订历史
仅对英特尔可见 — GUID: sam1403478775404
Ixiasoft
7.6.2.1. 管脚连接和指南
本配置建立需要遵循如下管脚连接和指南:
- 将链中所有器件的以下管脚连接在一起:
- nCONFIG
- nSTATUS
- DCLK
- DATA[]
- CONF_DONE
- 请确保DCLK和 DATA[] 针对每第四个器件进行缓冲,以防止信号完整性和时钟偏斜问题。
- 链中所有器件都必须使用相同数据宽度。
- 如果使用相同配置数据配置链中的器件,那么这些器件必须是相同的封装和密度。