Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

3.9.1.1. x6/xN绑定

在x6/xN绑定模式中,一个单一发送PLL用于驱动多个通道。

以下步骤解释x6/xN绑定过程:

  1. ATX PLL或fPLL生成一个高速串行时钟。
  2. PLL通过x1时钟网络驱动高速串行时钟到主CGB。
  3. 主CGB驱动x6时钟网络的高速串行和低速并行时钟。
  4. x6时钟网络驱动相同收发器bank内收发器通道的TX时钟多路复用器。每个收发器通道中的本地CGB被旁路。
  5. 要驱动相邻收发器bank中的通道,x6时钟网络驱动xN时钟网络。xN时钟网络驱动这些相邻收发器bank中的收发器通道的TX时钟多路复用器。

x6/xN绑定缺点

x6/xN绑定具有以下缺点:
  • 最高数据速率根据收发器电源电压而被限制。请参考Arria 10器件数据表
  • 最大通道跨度被限于两个收发器bank以上以及包含发送PLL的bank以下。因此,支持30个通道的最大跨度。