Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.7.14. 使用收发器套件(TTK)/系统控制台/重配置接口进行手动调节 Arria® 10 PCIe设计(Hard IP(HIP)和PIPE) (仅用于调试)

表 196.  PCIe通道的TX模拟设置的手动调节如要使用TTK/系统控制台/重配置接口进行手动调节 Arria® 10 的TX通道,则必须设置以下属性。
属性 PCIe模式中的默认值 使用TTK/System Console时需要设置的值 说明

user_fir_coeff_ctrl_sel 0x105[7]

1’b1

1’b0

Mux,在静态和动态(端口)控制之间进行选择
  • 0,静态设置(使用 TTK/系统控制台进行手动调节)
  • 1,动态控制(PCIe模式)

设置此mux将影响VOD, pre tap和post tap属性

pre_emp_switching_ctrl_pre_tap_1t 0x107[4:0]

由端口pipe_g3_txdeemph上的系数控制

取决于由pre_emp_switching_ctrl_pre_tap_1t寄存器设置的值

设置1st Pre tap值
  • 直接映射

pre_emp_sign_pre_tap_1t 0x107[5]

负号

取决于由pre_emp_sign_pre_tap_1t register设置的值

设置1st Pre tap符号
  • - 1 负号 (对于PCIe模式是默认值)
  • - 0 正号

vod_output_swing_ctrl 0x109[4:0]

由端口pipe_g3_txdeemph上的系数控制

取决于由vod_output_swing_ctrl寄存器设置的值

输出摆幅
  • 直接映射

pre_emp_switching_ctrl_1st_post_tap 0x105[4:0]

由端口pipe_g3_txdeemph上的系数控制

取决于由pre_emp_switching_ctrl_1st_post_tap 寄存器设置的值

设置1st Post tap值
  • 直接映射

pre_emp_sign_1st_post_tap 0x105[6]

负号

取决于由pre_emp_sign_1st_post_tap寄存器设置的值

设置1st Post tap符号
  • - 1 负号 (对于PCIe模式是默认值)
  • - 0 正号
注: 您必须将位于寄存器地址0x105[7]的属性user_fir_coeff_ctrl_sel设置回1’b1,以使 Arria® 10 PCI Express PIPE设计能够响应每个通道上的pipe_g3_txdeemph[17:0]端口,以进行正常的PCIe操作。
表 197.  PCIe通道的RX模拟设置的手动调节如要使用TTK/系统控制台/重配置接口来手动调节 Arria® 10 的RX通道,则必须设置以下属性。
属性 PCIe模式中的默认值 使用TTK/System Console时需要设置的值 说明

rrx_pcie_eqz 0x161[2]

1’b1

1’b0

Mux,在静态和动态控制之间进行选择
  • 0,静态设置(用于手动调节)
  • 1,动态控制(PCIe模式)

设置此mux将影响CTLE 4s gain和1s gain值。

adp_4s_ctle_bypass 0x167[0]

1’b0

  • 1’b0: Gen3 for Adaptive 4S CTLE
  • 1’b1: Gen1/Gen2 for Manual 4S CTLE
Mux,在CTLE 4S手动模式和自适应模式之间进行选择
  • 0,CTLE 4S自适应模式
  • 1,CTLE 4S手动模式

adp_ctle_acgain_4s 0x167[5:1]

5’b0

取决于由adp_ctle_acgain_4s寄存器设置的值

设置CTLE manual 4S AC gain
  • 直接映射

Adp_status_sel 0x14C[5:0]

设置mux为6’b011011

设置mux为6’b011011

设置test mux,读取从0x177[3:0]聚集的CTLE值

Test_mux 0x177[3:0]

读取值。将4比特读出值映射到5比特增益值

读取值。将4比特读出值映射到5比特增益值

反映了从CTLE自适应聚集的值
注: 您必须将位于寄存器地址0x161[2]的属性rrx_pcie_eqz设置回1’b1,以使 Arria® 10 PCIe PIPE设计能够响应每个通道上的pipe_g3_rxpresethint[2:0]端口,以进行正常的PCIe操作。