Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

3.7. 接收器数据通路接口时钟

每个通道的PMA中的CDR模块从输入数据恢复串行时钟。CDR模块也对恢复串行时钟进行分频,以便生成恢复并行时钟。恢复串行和恢复并行时钟用于解串器。接收器PCS基于接收器通道的配置可以使用以下时钟:

  • 从PMA中的CDR恢复的并行时钟。
  • 该通道的发送器PCS(如果使能)使用的时钟分频器的并行时钟。

对于使用字节解串器模块的配置,除以2或4的时钟用于字节解串器和RX相位补偿FIFO的写入端。

图 181. 接收器Standard PCS和PMA时钟

使用standard PCS通道的所有配置必须在接收器数据通路接口时钟和RX相位补偿FIFO的读取端时钟之间具有0 ppm的相位差。

图 182. 接收器Enhanced PCS和PMA时钟

接收器PCS将下列时钟转发到FPGA架构:

  • rx_clkout —速率匹配器不被使用时,用于每个接收器通道。
  • tx_clkout —当速率匹配器被使用时,用于每个接收器通道。

您可以使用下面方法的其中之一来对接收器数据通路接口提供时钟:

  • Quartus Prime选择的接收器数据通路接口时钟
  • 用户选择的接收器数据通路接口时钟