Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

4.3.1.1.4. 使用默认模式动态重配置通道

TX通道

列表中的编号对应于下图中的数字。

  1. pll_cal_busytx_cal_busy为低时,置位tx_analogresetpll_powerdowntx_digitalreset
  2. 置位tx_analogreset至少70 μs后,执行动态重配置。
  3. 执行动态重配置后,置低pll_powerdown

    置低tx_analogreset。此步骤可在置低pll_powerdown的同时或之后执行。

  4. TX PLL获得锁定后,pll_locked信号变高。置低tx_analogreset后等待至少70 μs,来监测pll_locked信号。
  5. pll_locked变高后,置低tx_digitalreset。置低tx_analogreset后,tx_digitalreset信号必须保持置位至少ttx_digitalreset 持续时间。
图 204. 器件操作期间动态重配置发送器通道

LVDS通道

列表中的编号对应于下图中的数字。

  1. 置位 rx_analogresetrx_digitalreset。确保 rx_cal_busy为低电平。 每次置位 rx_analogreset时,必须通过置位 rx_digitalreset来复位PCS。
  2. 置位rx_analogreset至少70 μs后,执行动态重配置。
  3. 执行动态重配置后,置低rx_analogreset
  4. CDR获得锁定后,rx_is_lockedtodata信号变高。
  5. 置低rx_digitalreset之前,确保rx_is_lockedtodata被置位tLTD (至少4 μs)。
图 205. 器件操作过程中动态重配置接收器通道