Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.7.2.2.7. 变速器

按照PIPE 3.0规范,对于在Gen3 PCS之间移动的每128比特,PHY必须传输130比特数据。Intel针对每16个数据块使用pipe_tx_data_valid信号发送一次累积积压的32位数据。

130-bit模块按如下方式在32-bit数据通路中接收:34 (32+2-bit sync header),32,32,32。在第一个周期中,变速器将34-bit输入数据转换为32-bit数据。在接下来的三个时钟周期中,变速器将合并来自相邻周期的比特。为了使变速器正常工作,必须在数据中为每 16 个移位提供一个间隙,因为每个移位都包含两个额外比特,用来将初始的34比特转换为变速器中的32比特。在16个移位之后,变速器又额外发送出去了一些32比特数据。这需要输入数据流中有间隙,间隙可通过在每 16 个数据块之后,使pipe_tx_data_valid走低一个周期来实现。

图 98. Gen3数据发送