Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.6.4.8. 创建一个1G/10GbE设计

请按照下面步骤使用1G/10GbE PHY IP创建一个1G/10GbE设计。
  1. 通过所需的参数化过程生成1G/10GbE PHY。
    1G/10GbE PHY IP Core包含重配置逻辑。此逻辑提供Avalon-MM接口,通过此接口可以对PHY寄存器进行读写操作。所有的读写入操作都必须符合Avalon-MM规范。
  2. 使用IP Catalog中的Transceiver Reset Controller Intel® FPGA IP Core来例化一个复位控制器。连接1G/10GbE PHY和复位控制器之间的电源和复位信号。
  3. 对1G数据速率和10G数据速率分别实例化一个TX PLL。连接1G/10GbE PHY与TX PLL之间的高速串行时钟和PLL锁定信号。您可以使用任意组合的PLL、ATX和CMU PLL。
  4. 使用1G/10GbE PHY的tx_pma_divclk或者生成一个fPLL来从10G参考时钟创建156.25 MHz XGMII时钟。
    Arria 10器件中的1G/10GbE设计不需要存储器初始化文件(.mif)。
  5. 通过创建一个顶层模块来连接所有的IP (1G/10GbE PHY IP、PLL IP和Reset Controller)模块来完成设计。