Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.9.1. 使用Enhanced PCS的'Basic (Enhanced PCS)'和'Basic with KR FEC' 配置

使用Arria 10收发器可以配置Enhanced PCS,以支持10G或 类似10G的协议。Basic (Enhanced PCS)收发器配置规则允许通过收发器接口、参数和端口的完全用户控制来对Enhanced PCS进行访问。

您可以使用Native PHY IP Basic (Enhanced PCS)收发器配置规则来配置收发器以使用Basic功能。

Basic with KR FEC是一个具有低延迟物理编码子层(PCS)的KR FEC子层支持。KR FEC子层提高了链路的误码率(BER)性能 。此模式能够运行高达25.8 Gbps数据速率。使用此配置来实现要求低延迟或低BER的应用,或者诸如基于背板的10 Gbps,40 Gbps或者100 Gbps Ethernet (10GBASE-KR协议)的应用。

IEEE 802.3ap-2007的Clause 74中定义了前向纠错(FEC)功能。FEC提供了一种错误检测和校正机制,使噪声信道能够实现10-12的以太网授权的误码率(BER)。FEC子层通过补偿制造和环境条件上的变化,提供了额外的链路余量。为与其他的FEC机制(例如,光传输网络FEC)区分开来,IEEE 802.3ap-2007的Clause 74中定义的FEC称为KR FEC。

注: 此配置支持相位补偿和寄存器模式下的FIFO以及KR FEC PCS模块。您可以在FPGA架构的软核IP中或者使用Intel的10GBASE-KR PHY IP内核产品作为FPGA 中的全面解决方案,对指定应用实现所有其他的所需逻辑,例如:标准或专用协议多通道对齐。
图 119. Basic (Enhanced PCS)配置的收发器通道数据通路和时钟
图 120. Basic with KR FEC配置的收发器通道数据通路和时钟此图中的时钟频率是基于10.3125 Gbps数据速率的示例。