Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.6.2.1. 10GBASE-R中的XGMII时钟方案

由IEEE 802.3-2008指定的XGMII接口了32比特数据和4比特宽控制字符。在156.25 MHz接口时钟的正边沿以及负边沿(双倍数据速率-DDR)上的MAC/RS和PCS之间对这些字符提供时钟。

收发器不支持通向IEEE 802.3-2008规范中规定的MAC/RS的XGMII接口,而是支持MAC/RS和PCS之间的64比特数据和8比特控制单倍数据速率(SDR)接口。

图 59. 10GBASE-R配置的XGMII接口(DDR)和收发器接口(SDR)


注: IEEE 802.3-2008规范的条款46定义了10GBASE-R PCS和以太网MAC/RS之间的XGMII接口。

通向10GBASE-R PHY种类的专用参考时钟输入可以322.265625 MHz或644.53125 MHz运行。

对于10GBASE-R,TX相位补偿FIFO(PCS 数据)的读时钟和TX相位补偿FIFO(FPGA架构中的XGMII数据)的写时钟之间必须实现0 ppm频率。使用相同的参考时钟作为收发器专用参考时钟输入以及内核PLL(例如fPLL)的参考时钟输入以产生XGMII时钟,这样便可以实现上述目标。相同的内核PLL可用于驱动RX XGMII数据。这是因为RX时钟补偿FIFO能够处理RX恢复时钟驱动的RX PCS数据和RX XGMII数据之间的±100 ppm的频率PPM差。

注: 10GBASE-R是独立运行的单通道协议。因此,Intel建议使用预置来直接选择恰当的10GBASE-R种类。如果它通过Native PHY IP配置,则通道绑定选项应处于禁用状态。根据TX抖动眼图和RX抖动容限,对多个通道启用通道绑定会降低链路性能。