Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.7.2.2.1. 自动速度协商

PIPE Gen3模式使能了Gen1 (2.5 Gbps),Gen2 (5.0 Gbps)和Gen3 (8.0 Gbps)信号数据速率之间的ASN。使用一个固定32-bit宽的基于PIPE 3.0接口,通过PMA和PCS模块的频率缩放和配置来完成信号速率切换。

PMA在Gen1,Gen2和Gen3数据速率之间切换时钟。对于非绑定的x1通道,ASN模块有助于此通道中的速度协商。对于绑定的x2,x4,x8和x16通道,ASN模块选择主通道来控制速率切换。主通道将速度变化请求分布到其他PMA和PCS通道。

当Hard IP或FPGA架构请求一个速率变更时,启动PCIe* Gen3速度协商。ASN然后将PCS置于复位状态,并动态关闭时钟路径以停止当前活动状态PCS(Standard PCS或Gen3 PCS)。如果要求一个到Gen3或从Gen3的切换,那么ASN自动选择正确的PCS时钟路径和多路复用器中的数据通路选择。ASN模块然后发送一个请求到PMA模块进行数据速率切换,并等待速率变更完成信号以进行确认。当PMA完成速率变更并发送确认到ASN模块时,ASN使能时钟路径进行新的PCS模块并释放PCS复位。ASN模块置位pipe_phy_status信号表明成功地完成了此进程。

注: 在Native PHY IP core - PIPE配置中,您必须设置pipe_rate[1:0]来启动收发器数据速率切换流程。