Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

7.2.1. Avalon-MM接口仲裁寄存器

表 293.  Avalon-MM接口仲裁寄存器
偏移地址 说明
[0] 0x061 该位仲裁Avalon-MM接口的控制。
  • 将该位设成0,由用户请求对内部配置总线的控制。
  • 将该位设为1,以将内部配置总线控制传递给PreSICE。
[1] 0x0 该位表明校准是否完成。这是反转的cal_busy信号。可以写入到该位,不过,如果没有使能0x100中的任何校准位而意外地写入0x0,那么PreSICE可能不会将这个位设置成0x1,而且cal_busy将会保持高电平。如果cal_busy连接到复位控制器,那么通道复位被触发。
  • 0x1 = 校准完成。
  • 0x0 = 校准未完成。

    将0x0 写入到该位后,cal_busy信号被激活两个时钟周期。

注: 校准期间,当Nios控制内部配置总线时,无法读取偏移地址0x0。不过,可以将0x0写入到偏移地址0x0[0]来请求总线访问。
61 收发器通道,ATX PLL和fPLL使用同一偏移地址。