Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

5.2.1.8. TX 变速器、TX Bitslip 和极性反转

TX变速器将PCS数据宽度改为PCS-PMA接口的较小的总线宽度(减速器)。它支持不同的比率(FPGA架构-PCS 接口宽度:PCS-PMA 接口宽度),例如,66:32、66:40、64:32、40:40、32:32、64:64、67:64和66:64。变速器多路复用器根据变速比和“数据有效”控制信号,从输入数据总线中选择一组连续位。

TX 变速器还有一个 bitslip 功能,该功能可用于调整通道之间的数据偏斜。TX 并行数据在传递到 PMA 之前,在 tx_enh_bitslip 的上升沿上滑动。受支持的 bitslip 的最大数量是 PCS 数据宽度-1,滑动方向是从 MSB 到 LSB 以及从当前字到上一个字。

图 239. TX Bitslip tx_enh_bitslip = 2,变速器的 PCS 宽度为 67


可以使用发送器数据极性反转,将输入数据字内每个位的极性反转为发送器路径中的串化器。反转与交换差分 TX 缓冲器的正信号和负信号具有相同的作用。如果这些信号在电路板或背板布局上反转,则这十分有用。通过Native PHY IP 参数编辑器启用极性反转。