Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

3.8. 未使用/空闲时钟线要求

如果器件上电到正常操作状态但并未被配置,则未使用的或空闲收发器时钟线会降级。从而影响将要通过动态重配置或新的器件编程文件配置收发器通道以在之后使用空闲时钟线的设计。受影响的时钟线是未使用,或空闲RX串行时钟线。有效RX串行时钟线和非收发器电路不受此问题影响。

为防止性能下降,对于空闲收发器RX通道,需按照如下链接中所述的约束,并通过 Intel® Quartus® Prime 16.1或更高版本重新编译设计。CLKUSR管脚必须分配成100-125 MHz时钟。至于已使用的收发器TX和RX通道,不要反复置位模拟复位信号。