Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.6.6.5. XAUI配置中的收发器时钟和通道布局指南

收发器时钟

图 85. 相位补偿FIFO未使能情况下的XAUI配置的收发器时钟外部ATX PLL生成XAUI通道的发送器串行和并行时钟。您必须例化PLL,并将其连接到XAUI。x6时钟线承载发送器串行和并行时钟到四个通道中的每个通道的PMA和PCS。


注: 当配置ATX PLL时,PMA宽度设置必须设为每个收发器通道20-bit。这确保了当输入参考时钟是156.25 MHz时串行时钟运行在3.125 Gbps。
图 86. 相位补偿FIFO使能情况下的XAUI配置的收发器时钟当相位补偿FIFO使能时,可以将内核连接到Avalon-ST接口上的不同时钟。