Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.6.4.6.2. 数据接口

表 135.  XGMII信号MAC驱动TX XGMII信号进入10GbE PHY。10GbE PHY驱动RX XGMII信号进入MAC。
信号名称 方向 时钟域 说明
10GbE XGMII数据接口
xgmii_tx_dc[71:0]

输入

同步到

xgmii_tx_clk

8个通道的XGMII数据和控制。 每个通道包含8比特数据和1比特控制。

xgmii_tx_clk

输入

时钟信号

与MAC连接的单倍数据速率(SDR) XGMII TX接口的时钟。它应该连接到xgmii_rx_clk。此时钟可以连接到tx_div_clkout;然而,Intel建议将其连接到PLL,以用于Triple Speed Ethernet IP function。对于1G,频率为125 MHz;对于10G,频率为156.25 MHz。从MAC驱动此时钟。

无论使能FEC与否,频率都一样。

xgmii_rx_dc[71:0]

输出

同步到

xgmii_rx_clk

8个通道的RX XGMII数据和控制。每个通道包含8比特数据和1比特控制。

xgmii_rx_clk

输入

时钟信号

与MAC连接的SDR XGMII RX接口的时钟。此时钟可以连接到tx_div_clkout;然而,Intel建议将其连接到PLL,以用于Triple Speed Ethernet IP function。对于1G,频率为125 MHz;对于10G,频率为156.25 MHz。从MAC驱动此时钟。

无论使能FEC与否,频率都一样。