Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.7.4. 如何在Arria 10收发器中实现PCI Express* (PIPE)

在实现PCI Express协议之前,应先熟悉Standard PCS体系结构,Gen3 PCS体系结构,PLL体系结构和复位控制器。

  1. 在IP Catalog中选择Arria 10 Transceiver Native PHY IP Core。关于详细信息,请参考选择和例化PHY IP内核
  2. Datapath Options下,从Arria 10 Transceiver configuration rules列表中选择Gen1/Gen2/Gen3 PIPE
  3. 使用Transceiver Native PHY IP Parameters for PCI Express Transceiver Configurations Rules表中参数值作为起点。或者,可以使用 Arria 10 Transceiver Native PHY Presets 。通过修改相应设置可以满足特定要求。
  4. 点击Finish生成Native PHY IP(这是您的RTL文件)。
  5. 例化并配置您的PLL。
  6. 创建一个收发器复位控制器。您可以使用您自己复位控制器或者使用Transceiver PHY Reset Controller。
  7. 连接Native PHY IP到PLL IP和复位控制器。使用Transceiver Native PHY IP Ports for PCI Express Transceiver Configuration Rules中的信息来连接端口。
  8. 仿真您的设计,验证其功能性。
图 105.  PIPE Gen3设计的连接指南


建议:

Intel建议当使用Native PHY的PIPE模式时不要复位PLL和通道(TX和RX)。这样可以避免复位PCS中的Auto Speed Negotiation (ASN)模块。