Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.6.3.6.3. 増强型PCS寄存器

表 123.  增强型PCS寄存器
地址 比特 访问权限 名称 说明
0x480 31:0 RW Indirect_addr 由于PHY仅实现了一个通道,因此此寄存器必须保持默认值0才能指定逻辑通道0。
0x481 2 RW RCLR_ERRBLK_CNT 错误模块计数器清零寄存器。 设置为1时,用于将RCLR_ERRBLK_CNT寄存器清零。设置为0时,则继续正常运行。
3 RW RCLR_BER_COUNT BER计数器清零寄存器。设置为1时,用于将RCLR_BER_COUNT寄存器清零。设置为0时,则继续正常运行。
0x482 1 RO HI_BER 高BER状态。设置为1时,PCS报告高BER。设置为0时,PCS不报告高BER。
2 RO BLOCK_LOCK 模块锁状态。 设置为1时,表明PCS锁定到接收的模块。设置为0时,表明PCS未锁定到接收的模块。
3 RO TX_FIFO_FULL 设置为1时,表明TX_FIFO已满。
4 RO RX_FIFO_FULL 设置为1时,表明RX_FIFO已满。
7 RO Rx_DATA_READY 设置为1时,表明PHY已准备好接收数据。