2.7.1. PIPE的收发器通道数据通路
2.7.2. 所支持的PIPE特性
2.7.3. 如何连接PIPE Gen1、Gen2和Gen3模式的TX PLL
2.7.4. 如何在Arria 10收发器中实现PCI Express* (PIPE)
2.7.5. PIPE的Native PHY IP参数设置
2.7.6. PIPE的fPLL IP参数内核设置
2.7.7. PIPE的ATX PLL IP参数内核设置
2.7.8. PIPE的Native PHY IP端口
2.7.9. PIPE的fPLL端口
2.7.10. PIPE的ATX PLL端口
2.7.11. 到TX去加重的预置映射
2.7.12. 如何对PIPE配置布局通道
2.7.13. Gen3数据速率的PHY IP Core for PCIe* (PIPE)链路均衡
2.7.14. 使用收发器套件(TTK)/系统控制台/重配置接口进行手动调节 Arria® 10 PCIe设计(Hard IP(HIP)和PIPE) (仅用于调试)
2.9.1.1. 如何在Arria 10收发器中实现Basic (Enhanced PCS)和Basic with KR FEC收发器配置规则
2.9.1.2. Basic (Enhanced PCS)和Basic with KR FEC的Native PHY IP参数设置
2.9.1.3. 如何在Basic Enhanced PCS中低延时
2.9.1.4. Enhanced PCS FIFO操作
2.9.1.5. TX Data Bitslip(TX数据比特滑移)
2.9.1.6. TX数据极性反转
2.9.1.7. RX Data Bitslip(RX数据比特滑移)
2.9.1.8. RX数据极性反转
2.9.2.1. 字对齐器手动模式
2.9.2.2. 字对齐器同步状态机模式
2.9.2.3. RX比特滑移
2.9.2.4. RX极性反转
2.9.2.5. RX比特反转
2.9.2.6. RX字节反转
2.9.2.7. 基本(单宽度)模式下的速率匹配FIFO
2.9.2.8. 速率匹配FIFO基本(双宽度)模式
2.9.2.9. 8B/10B编码器和解码器
2.9.2.10. 8B/10B TX差异控制
2.9.2.11. 如何在基本模式下使能低延时
2.9.2.12. TX比特滑移
2.9.2.13. TX极性倒转
2.9.2.14. TX比特反转
2.9.2.15. TX字节反转
2.9.2.16. 如何在 Arria® 10 收发器中实现Basic,Basic with Rate Match收发器配置规则
2.9.2.17. Basic,Basic with Rate Match配置的Native PHY IP参数设置
6.1. 重新配置通道和 PLL 模块
6.2. 与重配置接口进行交互
6.3. 配置文件
6.4. 多种重配置设置档
6.5. 嵌入重配置流光器
6.6. 仲裁
6.7. 动态重配置的建议
6.8. 执行动态重配置的步骤
6.9. 直接重配置流程
6.10. Native PHY IP或PLL IP内核指导的重配置流程
6.11. 特殊情况的重配置流程
6.12. 更改 PMA 模拟参数
6.13. 端口和参数
6.14. 在多个IP模块之中动态重配置接口合并
6.15. 嵌入式调试功能
6.16. 使用数据码型生成器和检查器
6.17. 时序收敛建议
6.18. 不支持的功能
6.19. Arria® 10 收发器寄存器映射
8.7.1. XCVR_A10_TX_PRE_EMP_SIGN_PRE_TAP_1T
8.7.2. XCVR_A10_TX_PRE_EMP_SIGN_PRE_TAP_2T
8.7.3. XCVR_A10_TX_PRE_EMP_SIGN_1ST_POST_TAP
8.7.4. XCVR_A10_TX_PRE_EMP_SIGN_2ND_POST_TAP
8.7.5. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_1T
8.7.6. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_2T
8.7.7. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_1ST_POST_TAP
8.7.8. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_2ND_POST_TAP
2.4.11. IP内核文件位置
当生成Transceiver Native PHY IP时, Quartus® Prime软件会生成HDL文件,此文件定义了您的IP实例。此外,Quartus Prime软件生成一个实例Tcl脚本,在ModelSim*仿真器中编译并仿真您的设计。它也生成Synopsys* VCS,Aldec* Active-HDL,Aldec Riviera-Pro和Cadence* Incisive Enterprise的仿真脚本。.
图 26. 生成文件的目录结构
下表描述了参数化的Transceiver Native PHY IP内核和仿真环境的的目录和最重要的文件。这些文件都是明码格式的。
| 文件名 | 说明 |
|---|---|
| <project_dir> | 顶层工程目录。 |
| <your_ip_name> .v or .vhd | 顶层设计文件。 |
| <your_ip_name> .qip | Quartus Prime编译所需要的所有文件。 |
| <your_ip_name> .bsf | 模块符号文件(.bsf),用于您的Transceiver Native PHY实例。 |
| <project_dir>/<your_ip_name>/ | 存储用于定义Transceiver Native PHY IP的HDL文件的目录。 |
| <project_dir>/sim | 仿真目录。 |
| <project_dir>/sim/aldec | 用于Riviera-PRO仿真工具的仿真文件。 |
| <project_dir>/sim/cadence | 用于Cadence仿真工具的仿真文件。 |
| <project_dir>/sim/mentor | 用于Mentor仿真工具的仿真文件。 |
| <project_dir>/sim/synopsys | 用于Synopsys仿真工具的仿真文件。 |
| <project_dir>/synth | 存储用于综合的文件的目录。 |
Verilog和VHDL Transceiver Native PHY IP内核已经通过下面的仿真器进行测试了:
- ModelSim SE
- Synopsys VCS MX
- Cadence NCSim
如果对收发器PHY选择VHDL,那么仅由Quartus Prime软件生成的wrapper是VHDL的。所有基本文件都是在Verilog或SystemVerilog中写的。要使用VHDL-only ModelSim许可进行仿真, 用于Transceiver Native PHY IP的基本Verilog和SystemVerilog文件要被加密,这样无需使用混合语言仿真器就能同顶层VHDL wrapper一起使用这些文件。
关于使用ModelSim进行仿真的详细信息,请参考Quartus Prime Handbook第3卷中的Mentor Graphics ModelSim and QuestaSim Support 章节。
Transceiver Native PHY IP内核不支持Quartus Prime软件中的NativeLink功能。