Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

3.2.1. 专用参考时钟管脚

要最小化抖动,高级发送(ATX) PLL和小数分频PLL (fPLL)可以直接从参考时钟缓冲器获得输入参考时钟,而无需通过参考时钟网络。输入参考时钟也被驱动到参考时钟网络。

图 172. 专用参考时钟管脚每个收发器bank中具有两个专用参考时钟(refclk)管脚。底部refclk管脚驱动底部ATX PLL、fPLL和CMU PLL。顶部refclk管脚驱动顶部ATX PLL、fPLL和CMU PLL。专用参考时钟管脚也可以驱动参考时钟网络。