Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

5.3.1.2.3. 字节串化器串化 x2 模式

串化x2模式用在高速应用场合(如PCIe* Gen1或 Gen2协议实现),在这样的应用场合中,FPGA架构不能与TX PCS以同样的速度运行。

在串化x2模式下,字节串化器会将16 位、20 位(当8B/10B编码器处于未启用状态时)、32位和40 位(当8B/10B编码器处于未启用状态时)输入数据分别串化为8位、10 位、16位和20位数据。当来自TX FIFO的并行数据宽度减半时,时钟速率会加倍。

在字节串化之后,字节串化器会首先转发最低有效字,然后再转发最高有效字。例如,如果FPGA架构-PCS接口的宽度为32,则字节串化器会首先转发tx_parallel_data[15:0],然后再转发tx_parallel_data[31:16]