Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.6.3.3. 10GBASE-KR功能说明

下图显示了10GBASE-KR PHY IP内核中的支持组件。

图 68. 10GBASE-KR PHY IP内核结构图
注: 10GBASE-KR PHY IP内核不支持使用IEEE 1588 Precision Time Protocol的背板应用。

10GBASE-KR PHY IP内核包括以下组件:

标准和增强型PCS数据路径

Native PHY内的增强型PCS和PMA配置为10GBASE-R PHY。请参阅标准PCS和增强型PCS体系结构章节,以了解有关这些模块如何支持1G、10G协议和FEC的更多详细信息。

自动协商,IEEE 802.3的条款73

需要通过自动协商 (AN) 同步链路搭档两端的链路训练的开始时间。 这可确保链路训练能够根据需要在指定的500 ms时间段内高效地完成。

链路训练(LT),IEEE 802.3条款72

Arria 10器件具有符合IEEE 802.3的条款72标准训练程序的软链路训练IP。 它包括:

  • 与常规 64b/66b frame_lock不同的训练帧锁
  • 训练帧生成
  • 控制通道编解码器
  • 本地器件(LD)系数更新
  • 链路搭档(LP)系数生成

重配置模块

重配置模块对PCS和PMA重配置的PHY执行Avalon-MM写入操作。Avalon-MM主接口接受来自PMA或PCS控制器的请求。它在该Avalon-MM接口上执行“读取-修改-写入”或“写入”命令。PCS控制器接收来自定序器的速率切换请求,并将它们转换为一系列针对PMA和PCS的“读取-修改-写入”或“写入”命令。

支持8个编译时配置模式。这些配置模式分为两组,其中一组包括4个采用322 MHz参考时钟的配置模式,另一组包括4个采用644 MHz参考时钟的配置模式。每组中包含的4个模式均由1588模式on/off和FEC子层on/off的所有4个组合组成。

图 69. 重配置模块详细信息