仅对英特尔可见 — GUID: nik1398707015136
Ixiasoft
2.7.1. PIPE的收发器通道数据通路
2.7.2. 所支持的PIPE特性
2.7.3. 如何连接PIPE Gen1、Gen2和Gen3模式的TX PLL
2.7.4. 如何在Arria 10收发器中实现PCI Express* (PIPE)
2.7.5. PIPE的Native PHY IP参数设置
2.7.6. PIPE的fPLL IP参数内核设置
2.7.7. PIPE的ATX PLL IP参数内核设置
2.7.8. PIPE的Native PHY IP端口
2.7.9. PIPE的fPLL端口
2.7.10. PIPE的ATX PLL端口
2.7.11. 到TX去加重的预置映射
2.7.12. 如何对PIPE配置布局通道
2.7.13. Gen3数据速率的PHY IP Core for PCIe* (PIPE)链路均衡
2.7.14. 使用收发器套件(TTK)/系统控制台/重配置接口进行手动调节 Arria® 10 PCIe设计(Hard IP(HIP)和PIPE) (仅用于调试)
2.9.1.1. 如何在Arria 10收发器中实现Basic (Enhanced PCS)和Basic with KR FEC收发器配置规则
2.9.1.2. Basic (Enhanced PCS)和Basic with KR FEC的Native PHY IP参数设置
2.9.1.3. 如何在Basic Enhanced PCS中低延时
2.9.1.4. Enhanced PCS FIFO操作
2.9.1.5. TX Data Bitslip(TX数据比特滑移)
2.9.1.6. TX数据极性反转
2.9.1.7. RX Data Bitslip(RX数据比特滑移)
2.9.1.8. RX数据极性反转
2.9.2.1. 字对齐器手动模式
2.9.2.2. 字对齐器同步状态机模式
2.9.2.3. RX比特滑移
2.9.2.4. RX极性反转
2.9.2.5. RX比特反转
2.9.2.6. RX字节反转
2.9.2.7. 基本(单宽度)模式下的速率匹配FIFO
2.9.2.8. 速率匹配FIFO基本(双宽度)模式
2.9.2.9. 8B/10B编码器和解码器
2.9.2.10. 8B/10B TX差异控制
2.9.2.11. 如何在基本模式下使能低延时
2.9.2.12. TX比特滑移
2.9.2.13. TX极性倒转
2.9.2.14. TX比特反转
2.9.2.15. TX字节反转
2.9.2.16. 如何在 Arria® 10 收发器中实现Basic,Basic with Rate Match收发器配置规则
2.9.2.17. Basic,Basic with Rate Match配置的Native PHY IP参数设置
6.1. 重新配置通道和 PLL 模块
6.2. 与重配置接口进行交互
6.3. 配置文件
6.4. 多种重配置设置档
6.5. 嵌入重配置流光器
6.6. 仲裁
6.7. 动态重配置的建议
6.8. 执行动态重配置的步骤
6.9. 直接重配置流程
6.10. Native PHY IP或PLL IP内核指导的重配置流程
6.11. 特殊情况的重配置流程
6.12. 更改 PMA 模拟参数
6.13. 端口和参数
6.14. 在多个IP模块之中动态重配置接口合并
6.15. 嵌入式调试功能
6.16. 使用数据码型生成器和检查器
6.17. 时序收敛建议
6.18. 不支持的功能
6.19. Arria® 10 收发器寄存器映射
8.7.1. XCVR_A10_TX_PRE_EMP_SIGN_PRE_TAP_1T
8.7.2. XCVR_A10_TX_PRE_EMP_SIGN_PRE_TAP_2T
8.7.3. XCVR_A10_TX_PRE_EMP_SIGN_1ST_POST_TAP
8.7.4. XCVR_A10_TX_PRE_EMP_SIGN_2ND_POST_TAP
8.7.5. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_1T
8.7.6. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_2T
8.7.7. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_1ST_POST_TAP
8.7.8. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_2ND_POST_TAP
仅对英特尔可见 — GUID: nik1398707015136
Ixiasoft
2.10.1.1. 如何使用NativeLink指定一个ModelSim*仿真
按照以下步骤来指定仿真器的目录路径和测试台设置:
- 在Tools菜单上,点击Options,然后点击EDA Tool Options。
- 去到仿真器所位于的目录。下表列出了所支持仿真器位于的目录:
表 222. 仿真器路径 仿真器
路径
Mentor Graphics* ModelSim® - Intel FPGA Edition
<drive>:\<simulator install path>\win32aloem (Windows)
/<simulator install path>/bin (Linux*)
- 在Assignments菜单上,点击Settings。
- 在Category列表中,在EDA Tool Settings下选择Simulation。
- 在Tool name列表中,选择您的仿真器。
注意:ModelSim是指ModelSim SE和PE。这些仿真器使用与QuestaSim相同的命令。 ModelSim® - Intel FPGA Edition是指 ModelSim® - Intel FPGA Edition入门版和 ModelSim® - Intel FPGA Edition订购版。
- 在Output directory中,浏览到您的输出文件所位于的目录。
- 要映射非法的HDL字符,需要开启Map illegal HDL characters 。
- 要过滤网表毛刺,需要开启Enable glitch filtering 。
- 安装以下步骤来指定NativeLink自动化的附加选项:
- 开启Compile test bench。
- 点击Test Benches 。
出现Test Benches对话框。
- 单击New 。
- 在Create new test bench settings下,在Test bench name中输入测试台名称。对于测试台中的顶层 模块,输入顶层模块名称。这些名称应该与实际的测试台模块名称相匹配。
- 选择Use test bench to perform VHDL timing simulation,并在Design instance name in test bench下指定您的设计实例名称。
- 在Simulation period下,开启Run simulation until all vector stimuli are used。
- 在Test bench and simulation files下,从您的文件夹中选择测试台文件。点击Add。
- 点击OK。