英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

1.4. 英特尔Arria 10收发器PHY概述修订历史

文档版本 修订内容
2018.06.15 作了如下变更:
  • 在"GX收发器通道支持的PCS类型"表中,更改了Standard PCS的数据速率范围
2016.05.02 作了如下变更:
  • 将最大背板速率从16.0 Gbps更新为12.5 Gbps。
  • 当VCCR/T_GXB=0.95 (低功耗模式)时,没有背板支持。
  • 添加了脚注说明有关GX和GT收发器通道支持的PCS类型的信息,可参考Arria 10器件数据表。
2016.02.11 作了如下变更:
  • 更改了图"配备72个收发器通道和四个PCIe硬核IP模块的Arria 10 GT器件"。
  • 更改了"GT收发器Bank体系结构"图。
  • 添加了"Bank GXBL1E和GXBL1H 的GT收发器Bank体系结构"图。
2015.11.02 作了如下变更:
  • 将最小数据速率从611 Mbps更改成1.0 Gbps。
  • 更改了"配备66个收发器通道和三个PCIe硬核IP模块的Arria 10 GX器件"图中PCIe硬核IP模块的位置。
2015.05.11 从1.0 Gbps到611 Mbps更改支持的数据速率的下限
2014.12.15 作了如下变更:
  • 添加了125-Mbps数据速率可能在"Arria 10收发器PHY概述"部分中进行过采样的声明。
  • 更改了"GX收发器通道支持的PCS类型"表中Standard PCS和Enhanced PCS的数据速率范围。
  • 更改了"GX收发器通道"部分中的注释。
  • 更改了"GT通道配置下的PCS类型和支持的数据速率"表中Standard PCS和Enhanced PCS的数据速率范围。
  • 对"配备96个收发器通道和四个PCIe硬核IP模块的Arria 10 GT器件"图添加了图例项。
  • 对"配备72个收发器通道和四个PCIe硬核IP模块的Arria 10 GT器件"图添加了图例项。
  • 对"配备48个收发器通道和两个PCIe硬核IP模块的Arria 10 GT器件"图添加了图例项。
  • 更改了"GT通道配置下的PCS类型和支持的数据速率"表的说明。
  • 更改了对"GT通道配置下的PCS类型和支持的数据速率"表中GT通道Standard PCS和PCIe Gen3 PCS类型数据速率的支持。
  • 对"校准"部分的Arria 10 GX、GT和SX器件系列引脚连接指南添加相关链接。
2014.08.15 作了如下变更:
  • 将GT通道的最大数据速率更改为25.8 Gbps。
  • 将GT收发器通道支持的最小速率从611 Mbps更改成1 Gbps。
  • 更改了图"含有6个收发器通道和1个PCIe硬核IP模块的Arria 10 GX器件"以添加有关PCIe硬核IP模块的校准。
  • 更新了"Arria 10 GT器件收发器布局"部分中所有图的图例。
  • 更改了"Arria 10 GX和GT器件的封装详情"部分中表1-3和表1-4的器件封装名称。
  • 更新了图"具有48、36和24个收发器通道和两个PCIe硬核IP模块的Arria 10 SX器件"。
  • 更新了图"具有6个收发器通道和1个PCIe硬核IP模块的Arria 10 SX器件"以添加有关PCIe硬核IP的校准。
  • 更新了"Arria 10 SX器件的封装详情"部分中表1-5的器件封装名称。
  • 移除了后续版本中有关可支持PCS-Direct的所有注释参考。
2013.12.02 首次发布。