英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

3.1.1. 使用ATX PLL和fPLL时的发送PLL间距指南

ATX PLL到ATX PLL间距指南

对于介于7.2 GHz与11.4 GHz之间的ATX PLL VCO频率,当两个ATX PLL在同一VCO频率(100 MHz以内)上运行时,它们必须相距7个ATX PLL(跳过6个)。

对于介于11.4 GHz与14.4 GHz之间的ATX PLL VCO频率,当两个ATX PLL在同一VCO频率(100 MHz以内)上运行并驱动GX通道时,它们必须相距4个ATX PLL(跳过3个)。

对于介于11.4 GHz与14.4 GHz之间的ATX PLL VCO频率,当两个ATX PLL在同一VCO频率(100 MHz以内)上运行并驱动GT通道时,它们必须相距3个ATX PLL(跳过2个)。

对于为PCIe*/PIPE Gen3提供串行时钟的两个ATX PLL,它们必须相距4个ATX PLL(跳过3个)。

注: 如果违反上述间距规则, Intel® Quartus® Prime会发出严重警告。
同时使用两个ATX PLL时,并且在您的应用程序中满足以下两个条件:
  • 已触发其中一个ATX PLL重校准操作。
  • 另一通道(由另一ATX PLL进行同步(clocked))处于数据发送模式。
您必须将这两个ATX PLL隔开7个ATX PLL放置(跳过6个)。不应使用两个活动ATX PLL间的ATX PLL。

ATX PLL到fPLL间距指南

如果同时使用ATX PLL和fPLL,并且在您的应用程序中满足以下两个条件:
  • ATX PLL VCO频率和fPLL VCO频率在50MHz以内时。
  • ATX PLL用于驱动包括OTU2,OTU2e,SDH/Sonet_9953/OC192/STM64,10G GPON的协议,或者用于驱动抖动集成起始范围 <1MHz以及数据率> 3Gbps的协议。
ATX PLL和fPLL必须相距至少1个ATX PLL。
如果同时使用ATX PLL和fPLL,并且在您的应用程序中满足以下两个条件:
  • 已触发fPLL用户重新校准操作。
  • ATX PLL用于驱动包含OTU2,OTU2e,SDH/Sonet_9953/OC192/STM64,10G GPON的协议,或者用于驱动抖动集成起始范围 <1MHz以及数据率> 3Gbps的协议。
那么ATX PLL和fPLL必须相距至少1个ATX PLL (无论ATX PLL和fPLL VCO频率偏移是多少)。