英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

2.6.5.3.3. 切换操作速度

表 156.  支持的操作速度
PHY配置 功能 10M 100M 1G 2.5G 5G 10G
2.5G 协议 1000BASE-X at 2.5x
收发器数据速率 3.125 Gbps
MAC接口 16-bit GMII @ 156.25 MHz
1G/2.5G 协议 1000BASE-X / SGMII 1000BASE-X at 2.5x
收发器数据速率 1.25 Gbps 3.125 Gbps
MAC接口 16-bit GMII @ 62.5 MHz 16-bit GMII @ 156.25 MHz
1G/2.5G/10G (MGBASE-T) 协议 1000BASE-X / SGMII 1000BASE-X at 2.5x 10GBASE-R
收发器数据速率 1.25 Gbps 3.125 Gbps 10.3125 Gbps
MAC接口 16-bit GMII @ 62.5 MHz 16-bit GMII @ 156.25 MHz 64-bit XGMII @ 156.25 MHz
10M/100M/1G/2.5G/5G/10G (USXGMII) 协议 10GBASE-R

1000x data replication

10GBASE-R

100x data replication

10GBASE-R

10x data replication

10GBASE-R

4x data replication

10GBASE-R

2x data replication

10GBASE-R

No data replication

收发器数据速率37 10.3125 Gbps 10.3125 Gbps 10.3125 Gbps 10.3125 Gbps 10.3125 Gbps 10.3125 Gbps
MAC接口 32-bit XGMII @ 312.5 MHz 32-bit XGMII @ 312.5 MHz 32-bit XGMII @ 312.5 MHz 32-bit XGMII @ 312.5 MHz 32-bit XGMII @ 312.5 MHz 32-bit XGMII @ 312.5 MHz
您可以使用MAC+PHY示例设计中的重配置模块对PHY速度进行更改。
  1. 通过写入重配置模块的相应寄存器来启动速度变更。38
  2. 重配置模块执行以下步骤:
    1. 将1G/2.5G/5G/10G Multi-rate Ethernet PHY Intel® FPGA IP core的xcvr_mode信号设置成所要求的速度。
    2. 读取生成的.mif文件了了解配置设置,然后对收发器进行相应地配置。
    3. 选择相应的收发器PLL。
    4. 触发收发器重新校准。
  3. 重配置模块通过收发器复位控制器触发PHY复位。
37 具有用于较低数据速率的过采样功能。
38 您可以通过CSR来更改USXGMII (10M/100M/1G/2.5G/5G/10G)中的速度。这不需要重配置模块。