英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

3.12. PLL和时钟网络修订历史

文档版本 修订内容
2021.06.10 增添了PCS绑定通道布局限制部分。
2021.01.29 作了如下变更:
  • 如要实现fPLL到fPLL的级联,需要将目标(下游)fPLL带宽设置成Low。
2019.05.13 作了如下变更:
  • 将Altera Debug Master Endpoint (ADME)重命名为Native PHY DebugMaster Endpoint (NPDME)。
2018.06.15 作了如下变更:
  • 对于fPLL IP Core,在Protocol Mode的范围中添加了OTN_directSATA_Gen3HDMI
2017.11.06 进行了如下更改:
  • 更新了"ATX PLL到ATX PLL间距指南"部分,使其含有GT通道信息。
  • 添加了注释"以级联PLL输出,全局时钟或内核时钟网络作为参考时钟源,会将额外抖动引入发送PLL输出。请参阅KDB "如何补偿 Arria® 10 PLL参考时钟的PLL级联或非专用时钟路径抖动?"获得详细信"。
  • 对下面的部分添加了数据速率>10 Gbps的抖动合规指南:
    • "fPLL"
    • "CMU PLL"
    • "输入参考时钟源"
2016.10.31 进行了如下更改:
  • 添加了未使用/空闲时钟线要求部分。
2016.05.02
  • 更新了ATX PLL、fPLL和CMU PLL参数。
  • 更新了ATX PLL和fPLL端口。
  • 在内核模式中使用fPLL时,添加了新参数和端口。
  • 对"Delta Sigma Modulator"部分的ATX PLL和fPLL小数模式利用提供了额外的详细信息。
  • 添加了介绍"ATX PLL多设置档和嵌入式重配置"的新内容。
2016.02.11 进行了如下更改:
  • 更新了ATX PLL VCO频率的最佳性能布局指南。
  • 更新了不同协议 - OTU2e、OTU2、OC-192、6G 和12G SDI的布局建议。
  • 更新了"FPGA架构 - 收发器接口时钟"图。
  • 将GT通道的最大数据速率更新为25.8 Gbps。
2015.12.18 进行了如下更改:
  • 更新了"PLL级联"图。
  • 更新了"输入参考时钟源"部分中的"专用参考时钟引脚"。
2015.11.02 进行了如下更改:
  • 更新了ATX PLL、CMU PLL和fPLL配置选项、参数和设置。
  • 更新了ATX PLL布局的图和实例。
  • 阐明PLL至PLL级联的支持。
  • 基于数据速率创建TX PLL建议。
  • 更新了ATX PLL、fPLL和CMU PLL的Quartus设置。
  • 对fPLL添加了详细说明和图,使用实例驱动架构。
  • 更新了PLL反馈和级联时钟网络图。
  • 更新了实现PLL级联的步骤。
2015.05.11 进行了如下更改:
  • 更新了ATX PLL、CMU PLL和FPLL配置选项、参数和设置。
  • 修改了Arria 10器件的发送器PLL数据速率范围。
  • 增加xN时钟通道跨度。
  • 添加ATX PLL到fPLL级联的详细内容。
2014.12.15 进行了如下更改:
  • 添加有关Quartus II软件14.1 ACDS支持的PLL级联。
  • 在表格:Arria 10器件中的发送PLL中更正了ATX PLL支持的最小数据速率。
  • 更正了ATX PLL和CMU PLL IP内核中PLL output frequency范围的错误。
  • 更正了ATX PLL IP内核中PLL reference clock frequency范围的错误。
  • 输入参考时钟源部分中添加了有关抖动性能的注释。
  • 更新了混合和匹配设计实例图以表示在实例中使用了MCGB。
  • 将PLL支持的最小数据速率更改为1 Gbps。
2014.08.15 进行了如下更改:
  • 将GT通道的最大数据速率更改为25.8 Gbps。
  • 更改了图"Arria 10 PLL和时钟网络"以表示通道0、1、3和5仅有CDR PLL。
  • 更新了图"x1时钟线"以表示通道1和通道 4的通道PLL可以用作CMU PLL或CDR。
  • 更新了ATX PLL、fPLL和CMU PLL部分,在其中添加了有关在器件上电时输入参考时钟频率稳定性的说明。
  • 更新了实例化ATX PLL、FPLL和CMU PLL主题,在其中添加了新的IP实例化流程。
  • 将ATX PLL和fPLL体系结构的结构图更新为将全局时钟或核心时钟显示为输入参考时钟。
  • ATX PLL IP部分进行了更新,在其中添加了14.0 A10版本中进行的更改。
    • 添加了小数模式支持。
    • 在ATX PLL动态重配置表中添加了一些嵌入式调试参数。
  • 更新了 fPLL IP部分,其中14.0 A10版本更改了:
    • 移除"fPLL - 时钟切换参数和设置"表。
    • 更新了表格"fPLL参数和设置"。
    • 在表"fPLL - 动态重配置参数和设置"中添加了嵌入式调试参数。
    • 移除了Number of auxiliary MCGB clock input ports from fPLL IP参数。
  • 添加子全局时钟或内核时钟作为输入参考时钟源。
  • 作为输入参考时钟的全局时钟或内核时钟添加了一个新部分。
  • 更新了图"输入参考时钟源"。
  • 更新了专用参考时钟引脚部分"专用参考时钟引脚"。
    • 添加了内容来表明专用的refclk引脚可以驱动参考时钟网络。
    • 从图表中移除了一个有错误的连接。
  • 更新了xN时钟线部分中的最大通道范围限制并为添加了一种有关QPI协议的例外情况。
  • FPGA内核逻辑 - 收发器接口时钟中添加了一个新图。
  • 添加了有关通道绑定的新部分,该部分详述了PMA绑定和PCS绑定。
  • 移除了xN时钟网络数据速率限制表。
  • 更新了这一部分以指出Arria 10收发器支持fPLL到fPLL、fPLL到ATX PLL和fPLL到CMU PLL的级联。
  • 更新了使用PLL和时钟网络部分。
    • 将MegaWizard参考更改为IP Catalog和Parameter Editor。
    • 根据14.0A10版本中进行的更改对PLL IP和Native PHY IP的有效配置进行了更新。
  • 移除了表"xN时钟网络数据速率限制"。
  • 更新了这一章节以指出Arria 10收发器支持fPLL到fPLL、fPLL到ATX PLL和fPLL到CMU PLL的级联。
2013.12.02 首次发布。