英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

4.3.1.2. 器件操作期间复位发送器

请按照此复位序列在器件操作过程中随时复位PLL或者发送器的模拟或数字模块。 重新建立一个链接时或动态重配置后使用该复位。下列步骤详细介绍了器件操作过程中发送器复位序列。步骤编号对应于下图中的数字。
  1. 请执行以下步骤:
    1. pll_cal_busytx_cal_busy为低电平时,置位tx_analogresetpll_powerdowntx_digitalreset
    2. 在1 μs最短时间后,置低pll_powerdown。此步骤可以在您置低tx_analogreset的同时被延迟和置低。
    3. 在70 μs最短时间后,置低tx_analogreset
  2. TX PLL获得锁定后,pll_locked信号变高。置低tx_analogreset后,等待至少70 μs再监测pll_locked信号。
  3. Pll_locked变高后,置低tx_digitalreset。置低tx_analogreset后,tx_digitalreset信号必须保持置位至少ttx_digitalreset 周期。
    注: 每次置位pll_powerdowntx_analogreset时,必须通过置位tx_digitalreset来复位PCS模块。
图 204. 器件操作期间的发送器复位序列