英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

3.5. FPGA架构-收发器接口时钟

FPGA架构收发器接口由从FPGA到收发器的时钟信号和从收发器到FPGA架构的时钟信号组成。这些时钟信号使用FPGA内核中的全局(GCLK),区域(RCLK)和外设(PCLK)时钟网络。如果将全局信号设置为Off,就不会选择上述时钟网络。相反,会直接从收发器和FPGA架构间的局部布线中进行选择。

发送器通道将一个并行输出时钟tx_clkout转发到FPGA架构中,以便对发送器数据和控制信号提供时钟。接收器通道将一个并行输出时钟rx_clkout转发到FPGA架构,以便对接收器到FPGA架构的数据和状态信号提供时钟。根据接收器通道配置,并行输出时钟从接收器串行数据或rx_clkout时钟恢复(没有速率匹配器的配置中)或从tx_clkout时钟恢复(有速率匹配器的配置中)。

图 180. FPGA架构-收发器接口时钟

tx_clkoutrx_clkout的分频版本分别为tx_pma_div_clkoutrx_pma_div_clkout

tx_pma_div_clkoutrx_pma_div_clkout的输出频率可以是以下其中一个:

  • 分别为tx_clkoutrx_clkout的分频版本,可以使用分频比率1和2。
  • 串行器时钟的分频版本,可以使用分频比率33、40和66。
注: 请参考PMA参数部分中的"TX PMA可选端口"表来了解关于选择分频因子的详细信息。

通过在双宽度模式中操作TX和RX FIFO,这些时钟可用于满足内核时序,因为这样可以减少PCS to/from FPGA接口上所需时钟频率的一半。当使用Enhanced PCS Gearbox时,这些时钟也可用于同步TX和RX FIFO的内核端。

例如,如果使用66:40比率的Enhanced PCS Gearbox,那么您可以使用divide-by-33比率的tx_pma_div_clkout对TX FIFO的写入端提供时钟,而不是使用PLL生成所需的时钟频率或者使用一个外部时钟源。