英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

3.11.1.1. 实现单通道x1非绑定配置

在×1非绑定配置中,PLL源位于收发器bank本地,x1时钟网络用于将时钟从PLL分配到发送器通道。

对于单通道设计,PLL用于对收发器通道提供时钟。

图 192. 单通道x1非绑定配置的PHY IP Core和PLL IP Core连接示例


若要实现这一配置,需要例化一个PLL IP core和一个PHY IP core并且如上图所示将它们连接在一起。

实现单通道x1非绑定配置的步骤

  1. 例化您想在设计中使用的PLL IP core (ATX PLL、fPLL或CMU PLL)。
  2. 使用IP Parameter Editor配置PLL IP core。
    • 对于ATX PLL IP core,不要包含Master CGB。
    • 对于fPLL IP core,将PLL反馈操作模式设置为direct
    • 对于CMU PLL IP core,指定参考时钟和数据速率。不需要特殊的配置规则。
  3. 使用IP Parameter Editor配置Native PHY IP core。
    • Native PHY IP Core TX Channel bonding mode设置为Non Bonded
  4. 连接PLL IP core到Native PHY IP core。将PLL IP的tx_serial_clk输出端口连接到Native PHY IP core的对应tx_serial_clk0输入端口。此端口代表通道的本地CGB的输入。PLL的tx_serial_clk代表PLL生成的高速串行时钟。