英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

4.3.2.2. 器件操作期间复位发送器

列表中的编号对应于下图中的数字。
  1. pll_cal_busytx_cal_busy为低电平时,置位tx_analogresetpll_powerdowntx_digitalreset
  2. 等待tx_analogreset_ack变为高电平,以确保tx_analogreset的成功置位。当TRS成功地完成了置位的复位请求时,tx_analogreset_ack变为高电平。在pll_lockedtx_analogreset_ack都置位后,置低tx_analogreset。 此步骤可以在您置低pll_powerdown的同时或之后完成。
  3. 等待tx_analogreset_ack变为低电平,以确保tx_analogreset的成功置低。当TRS成功地完成了置低的复位请求时,tx_analogreset_ack变为低电平。
  4. TX PLL获得锁定后,pll_locked信号变为高电平。在监测pll_locked信号之前,等待tx_analogreset_ack变低。
  5. pll_locked变为高电平后,置低tx_digitalreset至少ttx_digitalreset 时长。
图 212. 器件操作期间的发送器复位序列