英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

5.2.1.1.1. 相位补偿(Phase Compensation)模式

在相位补偿模式下,TX Core FIFO解耦tx_coreclkinPCS_clkout_x2(tx)之间的相位差。在该模式下,TX Core FIFO的读写可由异步时钟源中的时钟进行驱动,但必须是相同的频率。您可以使用tx_coreclkin(FPGA架构时钟)或tx_clkout1(TX并行时钟)对TX Core FIFO读取端提供时钟。

注: 相位补偿模式,TX并行数据对每个低速时钟周期是有效的,tx_enh_data_valid信号应该连接到1'b1。
注: 相位补偿还可以在双倍速率传输模式下使用,在该模式下,FPGA架构数据宽度会加倍以允许FPGA架构时钟以一半的速率运行。双倍速率传输模式是在Native PHY IP参数编辑器中设置的。有关在使用FIFO单倍和双倍速率传输模式时时钟频率的详细信息,请参考PLL和时钟网络章节的“发送器数据路径接口时钟”和“接收器数据路径接口时钟”部分。