英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

9.2.1. 使能收发器工具套件支持

若要使能英特尔Arria 10收发器工具套件支持,您必须在Transceiver Native PHY和Transceiver PLL IP core中使能以下参数。
表 332.  在Transceiver Native PHY IP Core中使能收发器工具套件支持的参数
参数 说明
Enable Dynamic Reconfiguration 使您能够在不关闭器件电源的情况下更改收发器通道和PLL的配置
Enable Native PHY Debug Master Endpoint (NPDME) 使您能够通过System Console访问收发器和PLL寄存器。重新编译设计时, Intel® Quartus® Prime软件插入NPDME调试架构和嵌入式逻辑。
Enable control and status registers 使能软寄存器,通过嵌入式调试读取PHY接口上的状态信号和写入控制信号。
Enable PRBS Soft Accumulators 使用硬核PRBS生成器和检查器时使能软核逻(softe logic)辑来执行PRBS比特和错误累加。
Enable capability registers 使能功能(capability)寄存器,该寄存器提供关于收发器通道配置的高级信息。
表 333.  在Transceiver PLL IP Core中使能收发器工具套件支持的参数
IP Core 要使能的参数
Transceiver ATX PLL Intel FPGA IP
  • Enable Dynamic Reconfiguration
  • Enable Native PHY Debug Master Endpoint
CMU PLL Intel FPGA IP
fPLL Intel FPGA IP

下图显示了在英特尔Arria 10 GX收发器设计中调试收发器时必须使能的参数。

图 289.  英特尔Arria 10 GX Transceiver Native PHY IP Core中的动态重配置参数
图 290.  英特尔Arria 10 GX Transceiver ATX PLL IP Core中的动态重配置参数

您可以在首次例化这些组件时激活这些设置,或者在初步编译后修改实例。请为每个收发器IP core执行以下步骤:

  1. 在Project Navigator的IP Components选项卡中,右击IP实例,然后点击Edit in Parameter Editor
  2. 打开调试设置。
    请参考 英特尔Arria 10 GX Transceiver Native PHY IP Core中的动态重配置参数 英特尔Arria 10 GX Transceiver ATX PLL Core中的动态重配置参数图。
  3. 请连接调试逻辑所需的参考信号(如果适用)。
    NDPME需要时钟和复位信号的连接。关于频率要求的详情,请参考端口和参数部分。
  4. 点击Generate HDL
对设计中的所有IP使能参数后,请重新编译工程。