英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

2.6.5.3. 功能描述

英特尔Arria 10器件的1G/2.5G/5G/10G Multi-rate PHY Intel® FPGA IP core根据 IEEE 802.3 Ethernet Standard实现10M到10Gbps Ethernet PHY。此IP core通过10M到10GbE PCS和PMA (PHY)来处理客户端逻辑与Ethernet网络之间的帧封装和数据流。您可以使用Native PHY IP core为您的协议实现进行收发器PHY的配置。

图 80. 2.5G, 1G/2.5G和1G/2.5G/10G (MGBASE-T)配置的体系结构
在发送方向中,PHY对Ethernet帧进行编码,以便通过介质向远程端进行可靠传输。在接收方向中,PHY将帧传递到MAC。
注: 您可以使用Low Latency Ethernet 10G MAC Intel® FPGA IP Parameter Editor生成MAC和PHY设计示例。
IP core包括以下接口:
  • 数据路径客户端接口:
    • 10GbE—XGMII, 64 bits
    • 1G/2.5GbE—GMII, 16 bit
    • 10M/100M/1G/2.5G/5G/10G (USXGMII)—XGMII, 32 bits

    对于1G/2.5/10G (MGBASE-T),根据相应的运行速度选择一个接口。

  • 管理接口—用于PHY管理的Avalon存储器映射接口 host slave。
  • 具有以下可用选项的Datapath Ethernet接口:
    • 10GbE—单一10.3125 Gbps串行链路
    • 2.5GbE—单一3.125 Gbps串行链路
    • 1GbE—单一1.25 Gbps SGMII串行链路
    • 10M/100M/1G/2.5G/5G/10G (USXGMII) —单一10.3125 Gbps串行链路

    对于1G/2.5/10G (MGBASE-T),根据相应的运行速度选择一个Ethernet接口。

  • 收发器PHY动态重配置接口—一个用于读写英特尔Arria 10 Native PHY IP core寄存器的Avalon存储器映射接口。此接口支持收发器的动态重配置。此接口用于配置收发器运行模式,以切换到所需要的Ethernet运行速度。
图 81. 10M/100M/1G/2.5G/5G/10G (USXGMII)配置的体系结构
10M/100M/1G/2.5G/5G/10G (USXGMII)配置支持以下功能:
  • USXGMII—10M/100M/1G/2.5G/5G/10G速度
  • 全双工数据传输
  • USXGMII自动协商