英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

2.6.3.4.1. 常规选项(General Options)

常规选项(General Options)使您能够指定与10GBASE-KR模式通用的选项。
表 107.  常规选项参数
参数名称 选项 说明
Enable internal PCS reconfiguration logic On

Off

SYNTH_SEQ = 0时,此参数仅是一个选项。设为0时,它不包括重配置模块,也不显示start_pcs_reconfigrc_busy端口。设为1时,它提供一个简单接口以启动1G与10G模式之间的重配置。
Enable IEEE 1588 Precision Time Protocol On

Off

开启此参数时,使能1G和10G模式的IEEE 1588 Precision Time Protocol逻辑。
Enable M20K block ECC protection On

Off

开启此参数时,使能嵌入式Nios CPU系统上的纠错代码(ECC)支持。此参数仅对背板类别(backplane variant)有效。
Enable tx_pma_clkout port On

Off

开启此参数时,tx_pma_clkout端口被使能。请参考“时钟和复位接口”部分以了解有关此端口的详细信息。
Enable rx_pma_clkout port On

Off

开启此参数时,rx_pma_clkout端口被使能。请参考“时钟和复位接口”部分以了解有关此端口的详细信息。
Enable tx_divclk port On

Off

开启此参数时,tx_divclk端口被使能。请参考“时钟和复位接口”部分以了解有关此端口的详细信息。
Enable rx_divclk port On

Off

开启此参数时,rx_divclk端口被使能。请参考“时钟和复位接口”部分以了解有关此端口的详细信息。
Enable tx_clkout port On

Off

开启此参数时,tx_clkout端口被使能。请参考“时钟和复位接口”部分以了解有关此端口的详细信息。
Enable rx_clkout port On

Off

开启此参数时,rx_clkout端口被使能。请参考“时钟和复位接口”部分以了解有关此端口的详细信息。
Enable Hard PRBS support and Native PHY Debug Master Endpoint support On

Off

开启此参数时,使能Native PHY中的Native PHY Debug Master Endpoint (NPDME)和Hard PRBS数据生成和检查逻辑。收发器工具套件(TTK)要求在Native PHY IP core中使能NPDME。
Reference clock frequency 644.53125 MHz

322.265625 MHz

指定输入参考时钟频率。默认值为322.265625 MHz
Enable additional control and status ports On

Off

开启此选项时,内核会包括rx_block_lockrx_hi_ber输出。
Include FEC sublayer On

Off

开启此参数时,内核包括实现FEC和软核10GBASE-R PCS的逻辑。此参数仅用于10G模式。
Set FEC_ability bit on power up and reset On

Off

开启此参数时,内核将在上电和复位过程中设置Assert KR FEC Ability bit (0xB0[16]) FEC ability比特,从而使内核置位FEC ability。此选项对于FEC功能是必需的。
Set FEC_Enable bit on power up and reset On

Off

开启此参数时,内核将在上电和复位过程中设置KR FEC Request

bit (0xB0[18]),从而使内核在自动协商期间请求FEC ability。此选项对于FEC功能是必需的。