英特尔® Arria® 10收发器PHY用户指南

ID 683617
日期 3/28/2022
Public
文档目录

5.3.2.1.5. 各种字对齐器模式的字对齐器码型长度

表 261.  各种字对齐器模式的字对齐器码型长度
PCS-PMA接口宽度 支持的字对齐器模式 支持的字对齐器码型长度 rx_std_wa_patternalign行为 rx_syncstatus行为 rx_patterndetect行为
8 Bit slip 8 rx_std_wa_patternalign对于字对齐没有任何影响。只有当FPGA架构置位的BITSLIP信号翻转时,单宽字对齐器才会更新字边界。 N/A N/A
Manual 8, 16 字对齐由rx_std_wa_patternalign进行控制,而且对此信号是边沿敏感的。 当字对齐器对齐到新边界时,置位为高电平保持一个并行时钟周期。 当字对齐码型出现在当前的字边界中时,置位为高电平一个并行时钟周期。
10 Bit slip 7 rx_std_wa_patternalign对于字对齐没有任何影响。只有当FPGA架构置位的BITSLIP信号翻转时,单宽字对齐器才会更新字边界。 N/A N/A
Manual 7, 10 字对齐由rx_std_wa_patternalign进行控制,而且对此信号是电平敏感的。 当字对齐器对齐到一个新边界时,置位为高电平一个并行时钟周期。 当字对齐码型出现在当前的字边界中时,置位为高电平一个并行时钟周期。
Deterministic latency (CPRI mode only) 10 字对齐由rx_std_wa_patternalign进行控制(对此信号是边界敏感的),状态机与PMA协同工作,在CPRI和OBSAI应用的RX路径上实现确定性延迟。
Synchronous State Machine 7, 10 rx_std_wa_patternalign 对于字对齐没有任何影响。 只要满足同步条件就会保持高电平。 当字对齐码型出现在当前的字边界中时,置位为高电平一个并行时钟周期。
16 Bit slip 16 rx_std_wa_patternalign对于字对齐没有任何影响。只有当FPGA架构置位的BITSLIP信号翻转时,双宽度字对齐器才会更新字边界。 N/A N/A
Manual 8, 16, 32 字对齐由rx_std_wa_patternalign的上升沿控制。 在字对齐器对齐到字对齐码型之后保持高电平。在接收到rx_std_wa_patternalign的一个上升沿时变低,直到接收到一个新的字对齐码型为止。 当字对齐码型出现在当前的字边界中时,置位为高电平一个并行时钟周期。
20 Bit slip 7 rx_std_wa_patternalign对于字对齐没有任何影响。只有当FPGA架构置位的BITSLIP信号翻转时,双宽度字对齐器才会更新字边界。 N/A N/A
Manual 7, 10, 20, 40 字对齐由rx_std_wa_patternalign的上升沿控制。 在字对齐器对齐到字对齐码型之后保持高电平。在接收到rx_std_wa_patternalign的一个上升沿时变低,直到接收到一个新的字对齐码型为止。 当字对齐码型出现在当前的字边界中时,置位为高电平一个并行时钟周期。
Deterministic latency (CPRI mode only) 10 字对齐由rx_std_wa_patternalign(对此信号是边界敏感的)和确定性延迟状态机控制,确定性延迟状态机控制PMA,在CPRI和OBSAI应用的RX路径上实现确定性延迟。
Synchronous State Machine 7, 10, 20 FPGA架构驱动的rx_std_wa_patternalign信号对字对齐没有影响。 只要满足同步条件就会保持高电平。 当字对齐码型出现在当前的字边界中时,置位为高电平一个并行时钟周期。